992 resultados para Circuits integrats -- Disseny
Resumo:
Aquest projecte presenta la implementació d'un disseny, i la seva posterior síntesi en una FPGA, d'una arquitectura de tipus wormhole packet switching per a una infraestructura de NetWork-On-Chip amb una topologia 2D-Mesh. Agafant un router circuit switching com a punt de partida, s'han especificat els mòduls en Verilog per tal d'obtenir l'arquitectura wormhole desitjada. Dissenyar la màquina de control per governar els flits que conformen els paquets dins la NoC,i afegir les cues a la sortida del router (outuput queuing) són els punts principals d'aquest treball. A més, com a punt final s'han comparat ambdues arquitectures de router en termes de costos en àrea i en memòria i se n’han obtingut diverses conclusions i resultats experimentals.
Resumo:
Este estudio abarca el diseño, desarrollo tecnológico y fabricación, mediante la utilización de tecnologías de Micro y Nanosistemas, de herramientas en el orden de las micras y los nanómetros. Estos dispositivos serán utilizados en el estudio, identificación e interactuación con células vivas, ya que sus pequeñas dimensiones los hacen idóneos para su aplicación en el campo de la Biología Celular. Estas micro y nanoherramientas pueden usarse para el estudio, identificación o actuación de células vivas desde el exterior. Pero también pueden ser microinyectadas, lipofectadas o fagocitadas por parte de la misma célula, y de esta manera hacer estudios o actuar de forma intracelular.
Resumo:
This poster shows how to efficiently observe high-frequency figures of merit in RF circuits by measuring DC temperature with CMOS-compatible built-in sensors.
Resumo:
Aquest projecte consisteix en l'estudi, comparació i implementació en hardware d'algoritmes de reconeixement de caràcters per integrar en un sistema intel·ligent de captura d'imatges. Aquest sistema, integrat per una càmera amb format i característiques específiques i que anirà acoblat a un comptador d'aigua tradicional, en captarà imatges i les enviarà per RF al punt de recepció de la companyia. L'objectiu principal consisteix en aconseguir un disseny que redueixi al màxim la quantitat d'informació per transmetre, tenint en compte les limitacions de l'entorn.
Resumo:
This paper presents a probabilistic approach to model the problem of power supply voltage fluctuations. Error probability calculations are shown for some 90-nm technology digital circuits.The analysis here considered gives the timing violation error probability as a new design quality factor in front of conventional techniques that assume the full perfection of the circuit. The evaluation of the error bound can be useful for new design paradigms where retry and self-recoveringtechniques are being applied to the design of high performance processors. The method here described allows to evaluate the performance of these techniques by means of calculating the expected error probability in terms of power supply distribution quality.
Resumo:
Durant els últims anys la demanda de filtres pas banda de ràdio freqüència, de reduïdes dimensions, lleugers i d'elevades prestacions destinats a sistemes de comunicacions inalàmbriques s'ha incrementat de forma significativa. Aquests sistemes principalment són els sistemes de telefonia mòbil de tercera generació UMTS y el sistema de navegació GPS. Els filtres actuals, basats en ressonadors SAW (Surface Acoustic Wave), tenen unes dimensions reduïdes però estan limitats en freqüència (3 GHz) i la seva tecnologia no és compatible amb les tecnologies estàndards de circuits integrats. Per aquestes raons s'espera que els filtres basats en ressonadors BAW (Bulk Acoustic Wave) substitueixin als SAW. Els dos tenen dimensions similars, però els filtres BAW poden funcionar a freqüències superiors a 3 GHz, poden treballar amb nivells de potència majors, i és important destacar el fet que la seva tecnologia és compatible amb les tecnologies estàndards de circuits integrats. La investigació en l'àmbit dels filtres BAW s'ha centrat en millorar els processos tecnològics i la qualitat dels materials, però s'ha treballat poc en l'adaptació de les tècniques sistemàtiques de disseny de filtres a les particularitats d'aquesta tecnologia, per tant el principal objectiu d'aquest treball és presentar mètodes sistemàtics per al disseny de filtres BAW, centrant-se en l'estudi d’estructures apilades.
Resumo:
En els últims anys printed electronics està aixecant un gran interès entre la indústria electrònica. Aquest tipus de procés consisteix en imprimir circuits amb tècniques d'impressió convencionals utilitzant tintes conductores, resistives, dielèctriques o semiconductores sobre substrats flexibles de baix cost com paper o plàstic. Fer servir aquestes tècniques s'espera que suposi una reducció dels costos de producció degut a que és un procés totalment additiu el que fa que sigui més senzill i es redueixi la quantitat de material emprat. El disseny de dispositius bàsics com resistències, condensadors i bobines per posteriorment veure la relació entre simulacions i valors obtinguts ha ocupat la primera part del projecte. La segona s’ha centrat en fer prototips d’antenes per a RFID (Radio Frequency IDentification) amb la tecnologia que es disposa a CEPHIS (Centre de Prototips i Solucions Hardwre-Software). Tot això ha servit per caracteritzar la tecnologia de la que es disposa i saber en quins apartats s’ha de seguir treballant per aconseguir millors prestacions.
Resumo:
En aquest treball, s’ha dissenyat un mòdul d’acondicionament a fi de millorar les mesures de conductivitat realitzades amb un AFM (Microscopi de Forces Atòmiques). L’equip actual disposa d’un preamplificador de baix soroll amb un guany de 10 10V/A. Donat que els corrents que es pretenen mesurar són extremadament petits (~pA), s’ha dissenyat un filtre per eliminar diferents fonts de soroll, com ara el soroll que introdueix la xarxa elèctrica a 50Hz. Es pretén reduir aquesta component freqüencial un factor mínim de 10 (20dB). També s’ha afegit un filtre passa baixos per eliminar els soroll que es troba fora de l’amplada de banda del preamplificador. S’ha introduït una etapa d’amplificació de guany variable: 1, 10 i 100 per augmentar la flexibilitat de l’equip i finalment també s’ha dissenyat una etapa per eliminar la tensió d’offset d’aquest amplificador. L’abast del treball anirà des del disseny fins la implementació final sobre una placa PCB.
Resumo:
Durant les últimes dècades, el desenvolupament de les noves tecnologies de fabricació de circuits integrats i l'avenç dels equipaments informàtics, ha proporcionat l'aparició de noves arquitectures electròniques orientades als sistemes electrònics i a l'aparició d'eines destinades a la síntesi i simulació. L'objectiu d'aquest treball final de carrera es presentar de forma general el procediment de disseny de circuits amb FPGAS, mitjançant l'ús d'eines de celoxica LTD.
Resumo:
Disseny tant a nivell de hardware com de software d’un cap mòbil amb tecnologia led RGBW controlat pel protocol DMX512. Aquest projecte es limita al disseny i a la realització de tots els elements de software i hardware necessaris per crear un prototipus de cap mòbil que pugui ser controlat mitjançant el protocol DMX. Per tant, està encarat completament cap a la vessant electrònica i de programació sense fer referència als materials i elements constructius utilitzats o sobre el disseny i estètica del producte
Resumo:
Process variations are a major bottleneck for digital CMOS integrated circuits manufacturability and yield. That iswhy regular techniques with different degrees of regularity are emerging as possible solutions. Our proposal is a new regular layout design technique called Via-Configurable Transistors Array (VCTA) that pushes to the limit circuit layout regularity for devices and interconnects in order to maximize regularity benefits. VCTA is predicted to perform worse than the Standard Cell approach designs for a certain technology node but it will allow the use of a future technology on an earlier time. Ourobjective is to optimize VCTA for it to be comparable to the Standard Cell design in an older technology. Simulations for the first unoptimized version of our VCTA of delay and energy consumption for a Full Adder circuit in the 90 nm technology node are presented and also the extrapolation for Carry-RippleAdders from 4 bits to 64 bits.
Resumo:
The supply voltage decrease and powerconsumption increase of modern ICs made the requirements for low voltage fluctuation caused by packaging and on-chip parasitic impedances more difficult to achieve. Most of the research works on the area assume that all the nodes of the chip are fed at thesame voltage, in such a way that the main cause of disturbance or fluctuation is the parasitic impedance of packaging. In the paper an approach to analyze the effect of high and fast current demands on the on-chip power supply network. First an approach to model the entire network by considering a homogeneous conductive foil is presented. The modification of the timing parameters of flipflops caused by spatial voltage drops through the IC surface are also investigated.
Resumo:
En l’actualitat, l’electrònica digital s’està apoderant de la majoria de camps de desenvolupament, ja que ofereix un gran ventall de possibilitats que permeten fer front a gran quantitat de problemàtiques. Poc a Poc s’ha anat prescindint el màxim possible de l’electrònica analògica i en el seu lloc s’han utilitzat sistemes microprocessats, PLDs o qualsevol altre dispositiu digital, que proporciona beneficis enlluernadors davant la fatigosa tasca d’implementar una solució analògica.Tot i aquesta tendència, és inevitable la utilització de l’electrònica analògica, ja que el mon que ens envolta és l’entorn en el que han de proporcionar servei els diferents dissenys que es realitzen, i aquest entorn no és discret sinó continu. Partint d’aquest punt ben conegut hem de ser conscients que com a mínim els filtres d’entrada i sortida de senyal juntament amb els convertidors D/A A/D mai desapareixeran.Així doncs, aquests circuits analògics, de la mateixa forma que els digitals, han de sercomprovats un cop dissenyats, és en aquest apartat on el nostre projecte desenvoluparà un paper protagonista, ja que serà la eina que ha de permetre obtenir les diferents senyals característiques d’un determinat circuit, per posteriorment realitzar els tests que determinaran si es compleix el rang de correcte funcionament, i en cas de no complir, poder concretar quin paràmetre és el causant del defecte
Resumo:
L’objectiu d’aquest treball és el disseny i la implementació d’un conjunt de cel·les definides de forma paramètrica, i orientades a l’àmbit tecnològic emergent de l’electrònica impresa. L’ús de cel·les paramètriques en aquest entorn tecnològic poc madur, ha de permetre que els dissenys s’adaptin als canvis de regles de disseny de les tecnologies en aquest cas per estils de disseny PMOS.
Resumo:
En l’actualitat, l’electrònica digital s’està apoderant de la majoria de camps de desenvolupament, ja que ofereix un gran ventall de possibilitats que permeten fer front a gran quantitat de problemàtiques. Poc a Poc s’ha anat prescindint el màxim possible de l’electrònica analògica i en el seu lloc s’han utilitzat sistemes microprocessats, PLDs o qualsevol altre dispositiu digital, que proporciona beneficis enlluernadors davant la fatigosa tasca d’implementar una solució analògica. Tot i aquesta tendència, és inevitable la utilització de l’electrònica analògica, ja que el mon que ens envolta és l’entorn en el que han de proporcionar servei els diferents dissenys que es realitzen, i aquest entorn no és discret sinó continu. Partint d’aquest punt ben conegut hem de ser conscients que com a mínim els filtres d’entrada i sortida de senyal juntament amb els convertidors D/A A/D mai desapareixeran. Així doncs, aquests circuits analògics, de la mateixa forma que els digitals, han de ser comprovats un cop dissenyats, és en aquest apartat on el nostre projecte desenvoluparà un paper protagonista, ja que serà la eina que ha de permetre obtenir les diferents senyals característiques d’un determinat circuit, per posteriorment realitzar els tests que determinaran si es compleix el rang de correcte funcionament, i en cas de no complir, poder concretar quin paràmetre és el causant del defecte