1000 resultados para Transmissió de dades, Sistemes de -- Disseny i construcció
Resumo:
Aquest projecte es basa en la creació d'una intranet de gestió documental personalitzada i adequada a les necessitats de l'empresa. És una eina basada en la comunicació de l'empresa amb els treballadors des de qualsevol part del mon y per sobre de tot, en qualsevol moment, amb un accés ràpid, senzill i útil. Amb una programació web ampliable i optimitzable. Tot això seguint les regles marcades per als procediments ISO9001 i EN9100.
Resumo:
En aquest projecte es pretén implementar un dispositiu capaç de ser auto-suficient i no dependre de cap tipus de pila, bateria o fil elèctric que l’abasteixi d’energia elèctrica. El dispositiu recol·lectarà la energia magnètica generada per la corrent elèctrica a un fil i la transformarà en energia elèctrica, que serà emmagatzemada per el seu posterior ús. A demès, aquest projecte s’ha desenvolupat en col·laboració amb un segon projecte, dintre del qual s’implementarà una xarxa de sensors, mitjançant el protocol MIWI. Aquest projecte es divideix en tres grans blocs. El primer bloc del projecte serà una introducció teòrica de tots els coneixements relacionats amb el concepte d’energy harvesting i els mecanismes físic implicats. Al segon bloc podrem veure com s’han realitzat els càlculs, simulacions i posada en marxa, dels diferents elements que formaran el dispositiu recol·lector d’energia. Per últim en el tercer bloc veurem el prototip ja implementat. Es valoraran els resultats obtinguts, i es veuran els temps que necessitarà per alimentar al microcontrolador.
Resumo:
Actualment un típic embedded system (ex. telèfon mòbil) requereix alta qualitat per portar a terme tasques com codificar/descodificar a temps real; han de consumir poc energia per funcionar hores o dies utilitzant bateries lleugeres; han de ser el suficientment flexibles per integrar múltiples aplicacions i estàndards en un sol aparell; han de ser dissenyats i verificats en un període de temps curt tot i l’augment de la complexitat. Els dissenyadors lluiten contra aquestes adversitats, que demanen noves innovacions en arquitectures i metodologies de disseny. Coarse-grained reconfigurable architectures (CGRAs) estan emergent com a candidats potencials per superar totes aquestes dificultats. Diferents tipus d’arquitectures han estat presentades en els últims anys. L’alta granularitat redueix molt el retard, l’àrea, el consum i el temps de configuració comparant amb les FPGAs. D’altra banda, en comparació amb els tradicionals processadors coarse-grained programables, els alts recursos computacionals els permet d’assolir un alt nivell de paral•lelisme i eficiència. No obstant, els CGRAs existents no estant sent aplicats principalment per les grans dificultats en la programació per arquitectures complexes. ADRES és una nova CGRA dissenyada per I’Interuniversity Micro-Electronics Center (IMEC). Combina un processador very-long instruction word (VLIW) i un coarse-grained array per tenir dues opcions diferents en un mateix dispositiu físic. Entre els seus avantatges destaquen l’alta qualitat, poca redundància en les comunicacions i la facilitat de programació. Finalment ADRES és un patró enlloc d’una arquitectura concreta. Amb l’ajuda del compilador DRESC (Dynamically Reconfigurable Embedded System Compile), és possible trobar millors arquitectures o arquitectures específiques segons l’aplicació. Aquest treball presenta la implementació d’un codificador MPEG-4 per l’ADRES. Mostra l’evolució del codi per obtenir una bona implementació per una arquitectura donada. També es presenten les característiques principals d’ADRES i el seu compilador (DRESC). Els objectius són de reduir al màxim el nombre de cicles (temps) per implementar el codificador de MPEG-4 i veure les diferents dificultats de treballar en l’entorn ADRES. Els resultats mostren que els cícles es redueixen en un 67% comparant el codi inicial i final en el mode VLIW i un 84% comparant el codi inicial en VLIW i el final en mode CGA.
Resumo:
Aquest treball avarca des de reunions amb personal de qualitat d’una fàbrica decremalleres fins a la proposta d’un prototip d’una màquina que solucionés els seusproblemes concrets de producció. Pel camí s’ha fet recerca envers de solucionsprèvies que fossin factibles a realitzar en uns pocs mesos i amb els medis limitatsdels que es desponiaLes solucions, tant de mètodes d’assaig i observació com de disseny són un reflexclar de procés d’enginyeria en l’àmbit industrial espanyol. Els medis escassegen,però amb temps (tampoc gaire) i enginy es troben formes de satisfer lesnecessitats. Al cap i a la fi és el que s’espera de nosaltres com a enginyers.
Resumo:
Process variations are a major bottleneck for digital CMOS integrated circuits manufacturability and yield. That iswhy regular techniques with different degrees of regularity are emerging as possible solutions. Our proposal is a new regular layout design technique called Via-Configurable Transistors Array (VCTA) that pushes to the limit circuit layout regularity for devices and interconnects in order to maximize regularity benefits. VCTA is predicted to perform worse than the Standard Cell approach designs for a certain technology node but it will allow the use of a future technology on an earlier time. Ourobjective is to optimize VCTA for it to be comparable to the Standard Cell design in an older technology. Simulations for the first unoptimized version of our VCTA of delay and energy consumption for a Full Adder circuit in the 90 nm technology node are presented and also the extrapolation for Carry-RippleAdders from 4 bits to 64 bits.
Resumo:
This paper presents a probabilistic approach to model the problem of power supply voltage fluctuations. Error probability calculations are shown for some 90-nm technology digital circuits.The analysis here considered gives the timing violation error probability as a new design quality factor in front of conventional techniques that assume the full perfection of the circuit. The evaluation of the error bound can be useful for new design paradigms where retry and self-recoveringtechniques are being applied to the design of high performance processors. The method here described allows to evaluate the performance of these techniques by means of calculating the expected error probability in terms of power supply distribution quality.
Resumo:
This article summarizes the main achievementsof the Multi-Element Transmit andReceive Antennas (METRA) Project, an ISTresearch and technological development project carried out between January 2000 and June 2001 by Universitat Politècnica de Catalunya, the Center for Personkommunikation of Aalborg University, Nokia Networks, Nokia Mobile Phones, and Vodafone Group Research and Development.The main objective of METRA was the performanceevaluation of multi-antenna terminals incombination with adaptive antennas at the basestation in UMTS communication systems. 1 AMIMO channel sounder was developed that providedrealistic multi-antenna channel measurements.Using these measured data, stochasticchannel models were developed and properly validated.These models were also evaluated inorder to estimate their corresponding channelcapacity. Different MIMO configurations andprocessing schemes were developed for both theFDD and TDD modes of UTRA, and their linkperformance was assessed. Performance evaluationwas completed by system simulations thatillustrated the benefits of MIMO configurationsto the network operator. Implementation cost vs.performance improvement was also covered bythe project, including the base station and terminalmanufacturer and network operator viewpoints.Finally, significant standards contributionswere generated by the project and presented to the pertinent 3GPP working groups.
Resumo:
The application of adaptive antenna techniques to fixed-architecture base stations has been shown to offer wide-ranging benefits, including interference rejection capabilities or increased coverage and spectral efficiency.Unfortunately, the actual implementation ofthese techniques to mobile communication scenarios has traditionally been set back by two fundamental reasons. On one hand, the lack of flexibility of current transceiver architectures does not allow for the introduction of advanced add-on functionalities. On the other hand, theoften oversimplified models for the spatiotemporal characteristics of the radio communications channel generally give rise toperformance predictions that are, in practice, too optimistic. The advent of software radio architectures represents a big step toward theintroduction of advanced receive/transmitcapabilities. Thanks to their inherent flexibilityand robustness, software radio architecturesare the appropriate enabling technology for theimplementation of array processing techniques.Moreover, given the exponential progression ofcommunication standards in coexistence andtheir constant evolution, software reconfigurabilitywill probably soon become the only costefficientalternative for the transceiverupgrade. This article analyzes the requirementsfor the introduction of software radio techniquesand array processing architectures inmultistandard scenarios. It basically summarizesthe conclusions and results obtained withinthe ACTS project SUNBEAM,1 proposingalgorithms and analyzing the feasibility ofimplementation of innovative and softwarereconfigurablearray processing architectures inmultistandard settings.
Resumo:
The supply voltage decrease and powerconsumption increase of modern ICs made the requirements for low voltage fluctuation caused by packaging and on-chip parasitic impedances more difficult to achieve. Most of the research works on the area assume that all the nodes of the chip are fed at thesame voltage, in such a way that the main cause of disturbance or fluctuation is the parasitic impedance of packaging. In the paper an approach to analyze the effect of high and fast current demands on the on-chip power supply network. First an approach to model the entire network by considering a homogeneous conductive foil is presented. The modification of the timing parameters of flipflops caused by spatial voltage drops through the IC surface are also investigated.
Resumo:
L’objectiu del projecte es facilitar el disseny i la modificació d’antenes microstrip utilitzant models circuitals. En el document s’exposa conjuntament la teoria de vàries configuracions d’antenes microstrip dispersa en varis documents i les equacions més rellevants per l’anàlisi dels fenòmens que es produeixen en cada model d’antena amb l’objectiu de realitzar un estudi detallat de les tendències dels components de cada configuració. L’estudi de les tendències es realitza per obtenir una relació entre els paràmetres físics i els components dels models circuitals proposats per a cada configuració d’antena microstrip. Utilitzant la teoria exposada en el document i l’estudi realitzat es comprova que és possible facilitar i realitzar modificacions en el disseny d’antenes microstrip mitjançant els models circuitals proposats.
Resumo:
L'objecte del projecte és la construcció d'una hípica i el disseny de les seves instal•lacions utilitzant energies renovables i aprofitant al màxim els recursos d’una finca que està destinada principalment al cultiu de vinya i olivera. El terreny disposa d'una barraca de dues plantes de 36 metres quadrats cada una, una bassa d'aigua que només s'omple quan plou gràcies a un rec, un dipòsit d'aigua fet d'obra amb capacitat per a 50000 litres, un petit garatge de 10 metres quadrats i dos dipòsits metàl•lics de 25000 litres situats a una altura de 25 metres respecte el pla del terreny
Resumo:
Disseny, dimensionament i anàlisis de l’estructura iles parts mecàniques necessàries per al funcionament d’una atracció fixa de comportamentpendular, més concretament una de tipus booster.L’atracció s’ubicarà en els termes municipals de Salou i Vila-Seca, a la província de Tarragona,dins del recinte del parc temàtic en el projecte de macrocomplexturístic i d’oci BCN World.L’atracció “BOOSTER” esta composta per una columna fixada a una fonamentació de formigó,dos braços giratoris s’instal•len en la part superior de la columna mitjançant un rodamentdentat. A l’extrem de cada braç hi ha un vehicle amb capacitat per a quatre passatgers deltipus ‘esquena contra esquena’, amb sistema de cames penjants, aquests vehicles es trobenequipats amb un fre de mà que permet bloquejar el balanceig del vehicle, i així assegurar alspassatgers un accés segur alhora de pujar o baixar del vehicle. Cada seient es troba equipatamb una barra de seguretat que es col•loca en el passatger passant per sobre l’espatlla, lesquals compten amb un sistema de retenció doble, la barra de seguretat és operada per aire
Resumo:
Elnostreclientésunpromotoralqualselihaencarregatlaconstrucciód’unallard’infantsprivadaperaunacol•∙legideprimàriaDinselrecintedel’escolaprimàriahihaunespaidestinatperlaconstrucciódelallard’infants,peròlaintencióésquelaLlard’Infantstinguitotalindependènciaenergèticadel’edificiexistent. L’objectedelprojecteéseldissenyidimensionamentd’unainstal•∙laciódecalefacciómitjançantcalderadebiomassa,quesatisfacilesnecessitatsdelaLlard’Infants,ieldissenyidimensionamentd’unsistemasolartèrmicperabastirl’aiguacalentasanitàriaiquecomenergiaderecolzamentutilitzilacalderadebiomassa.Comaaltresrequisitsatenirencomptehihaeldimensionamentd’unaltresistemaalternatiud’estalvid’energiaperreduirelconsumdelainstal•∙lacióifer--‐laaixíméseficientieldesigexprésdelpropietari,quedeserpossible,liagradariainstal•∙larterraradiant.Améstambés’haencarregatl’elaboraciód’unestudideviabilitateconòmica,delainversiód’instal•∙larunacalderadebiomassaenfrontaladeinstal•∙larunsistemaambcalderadegasoilpertenirencompteeltempsderetorneconòmicil’amortització.Perdissenyaridimensionarlainstal•∙laciós’hatingutencompteelcomplimentdelesexigènciesmarcadespelRITE,pelCodiTècnicdel’Edificacióitambés’havolgutadaptarlesinstal•∙lacionsalesDirectivesEuropees2010/31/UEi2012/27/UEenrelacióaeficiènciaenergètica