560 resultados para fpga, usb
Resumo:
In der Arbeit wird ein Hochspannungs-Isolations-Prüfplatz entwickelt. Dieser dient zum Testen von Isolationsstrukturen in speziellen Proben bei der Berliner Glas KGaA Herbert Kubatz GmbH & Co. Der Prüfplatz muss programmierbar sein, vorhandenes Equipment soll nach Möglichkeit genutzt werden. Um eine geeignete Lösung zu finden, werden in Vorversuchen die möglichen Parameter ermittelt und gegebenenfalls eingeschränkt. Die Betrachtung der Themenschwerpunkte Digitalisierung, Strommessung, Spannungsmessung, Steuerung der Prüfspannung sowie Software führen zu Auswahl und Aufbau/Programmierung der einzelnen Komponenten. Des Weiteren wird die Sicherheit beim Umgang mit dem Prüfaufbau, besonders hinsichtlich der verwendeten Hochspannung, erörtert. Als Ergebnis wird der Prüfplatz mit einem Hochspannungsnetzteil aufgebaut, welches über eine USB-Datenbox mit der Software auf einem PC gesteuert wird. Die Ausgabe von Strom und Spannung des Netzteils wird aufgezeichnet. Ein USB-Oszilloskop zeichnet mittels eines Hochspannungstastkopfs die Spannung und mittels einer Stromzange den Strom auf. Mit dieser Strommessung wird ein elektrischer Durchschlag detektiert und an die Software gemeldet. Die Eignung des gewählten Equipments wird nachgewiesen.
Resumo:
En aquest projecte es presenta el disseny i desenvolupament d'un conjunt d'interfícies per a un sistema de comunicació basat en l'estàndard Zigbee. El sistema està composat per una tarja que integra el mòdul Zigbee, un microcontrolador i una FPGA, que es vol controlar des d'un sistema Pocket PC a través del port SD. La implementació consta d’un driver SDIO per Windows CE 4.2, el controlador SDIO a la FPGA i l'enllaç de comunicació entre la FPGA i el microcontrolador.
Resumo:
Aquest projecte té com a objectiu l'anàlisi de prestacions de processadors RISC de baix cost i el disseny d'un processador RISC simple per a aplicacions de propòsit general relacionades amb l'adquisició i el procés simple de dades. Com a resultat es presenta el processador SR3C de 32 bits i arquitectura RISC. Aquest processador s'ha descrit i simulat mitjançant el llenguatge de descripció de hardware VHDL i s'ha sintetitzat en una FPGA. El processador està preparat per poder utilitzar-se en SoCs reals gràcies al compliment de l'estàndard de busos Wishbone. A més també es pot utilitzar com plataforma educativa gràcies a l'essamblador i simulador desenvolupats.
Resumo:
Aquest projecte presenta la implementació d'un disseny, i la seva posterior síntesi en una FPGA, d'una arquitectura de tipus wormhole packet switching per a una infraestructura de NetWork-On-Chip amb una topologia 2D-Mesh. Agafant un router circuit switching com a punt de partida, s'han especificat els mòduls en Verilog per tal d'obtenir l'arquitectura wormhole desitjada. Dissenyar la màquina de control per governar els flits que conformen els paquets dins la NoC,i afegir les cues a la sortida del router (outuput queuing) són els punts principals d'aquest treball. A més, com a punt final s'han comparat ambdues arquitectures de router en termes de costos en àrea i en memòria i se n’han obtingut diverses conclusions i resultats experimentals.
Resumo:
Aquest project es situa dins del marc del CNM-IMB (CSIC). Consisteix en el disseny d'un sistema de biòpsia mamaria en temps real. Per realitzar aquest sistema s’ha dissenyat una plataforma de lectura, test y caracterització pel ROIC Medipix2 que es basa en el microprocessador LEON3 i és programat sobre una FPGA.
Resumo:
Aquest projecte es tracta de la optimització i la implementació de l’etapa d’adquisició d’un receptor GPS. També inclou una revisió breu del sistema GPS i els seus principis de funcionament. El procés d’adquisició s’ha estudiat amb detall i programat en els entorns de treball Matlab i Simulink. El fet d’implementar aquesta etapa en dos entorns diferents ha estat molt útil tant de cara a l’aprenentatge com també per la comprovació dels resultats obtinguts. El principal objectiu del treball és el disseny d’un model Simulink que es capaç d’adquirir una senyal capturada amb hardware real. En realitat, s’han fet dues implementacions: una que utilitza blocs propis de Simulink i l’altra que utilitza blocs de la llibreria Xilinx. D’aquesta manera, posteriorment, es facilitaria la transició del model a la FPGA utilitzant l’entorn ISE de Xilinx. La implementació de l’etapa d’adquisició es basa en el mètode de cerca de fase de codi en paral·lel, el qual empra la operació correlació creuada mitjançant la transformada ràpida de Fourier (FFT). Per aquest procés es necessari realitzar dues transformades (per a la senyal entrant i el codi de referència) i una antitransformada de Fourier (per al resultat de la correlació). Per tal d’optimitzar el disseny s’utilitza un bloc FFT, ja que tres blocs consumeixen gran part dels recursos d’una FPGA. En lloc de replicar el bloc FFT, en el model el bloc és compartit en el temps gràcies a l’ús de buffers i commutadors, com a resultat la quantitat de recursos requerits per una implementació en una FPGA es podria reduir considerablement.
Resumo:
El projecte que es presenta permet analitzar els avantatges i inconvenients d’una programació orientada a hardware i d’una programació orientada a software a partir del desenvolupament de dos dissenys, un cronòmetre i un freqüencímetre en cadascun dels modes de programació. Donat que en les dues aplicacions es requereix alta precisió de temps (μs) i flexibilitat en el control, la solució final que es proposa és un disseny “mixt” amb dos mòduls hardware específics (cronòmetre i freqüencímetre) integrats en un NIOS/CPU sobre una FPGA. Els dos mòduls es controlen per software sobre un sistema Linux empotrat (μCLinux).
Resumo:
Dins el departament d’Electrònica, Informàtica i Automàtica de la Universitat de Girona s’handissenyat i construït dues plataformes bípedes per a l’ús docent. La mésevolucionada d’elles, finalitzada l’any 1999, està composada per dues cames d’alumini ambtres actuadors lineals cada una, simulant la funció del turmell, del genoll i del maluc. Els objectius que es pretenen aconseguir amb aquest projecte són molt concrets i tots ellsestan destinats a millorar el funcionament del robot bípede. Aquests objectius són: (1)dissenyar dos graus de llibertat lineals en forma de pla XY per moure el pes que convinguiper assegurar l’equilibri durant el moviment de la plataforma bípede, (2) dissenyar una placaamb una FPGA que generi senyals PWM pels vuit motors disponibles, que llegeixi els dosencoders dels motors del pla XY i que es comuniqui amb un PC equipat amb una tarjad’adquisició de dades específica, (3) dissenyar una placa de potència adequada pel controldels motors, (4) finalment realitzar un programa per comprovar el correcte funcionament deles plaques, dels actuadors i dels sensors utilitzats en la plataforma bípede
Resumo:
Aquest projecte desenvolupa una electrònica de control per al clima en entorns industrials, en resum, gestiona paràmetres comtemperatura i humitat, i posa a disposició sortides que s'activen en funció dels nivells de clima adquirits. Disposa d'un afegit que el diferencia de la resta de controladors, l'opció del mode màxim confort, que automatitza el procés de consignesi actuadors per assolir uns paràmetres climatològic son l'ésser humà es troba en el seu màxim benestar. Consta de diversos circuits, una font d'alimentació de tres sortides(+5V;-5V i+12V), un sensor d'humitat, dos sensors de temperatura tipus Pt100 i un circuit principal. El hardware del circuit principal disposa d'un microcontrolador PIC, un displayLCD de 2x16caràcters, amplificadors operacionals, un bloc per a sortides de relé, comunicació USB, comunicació sèrie i altres elements. Pel que fa al software del PIC, ha estat programat en C permicrocontrolador i com a característiques principals disposa d'un control PWM per aventilador de corrent contínua, escriptura de menú jeràrquic en display a 4bits, lectura de teclat per interrupcions, timers, isubrutina específica per al control del clima.
Resumo:
Este proyecto consiste en el estudio de una placa de prototipado mixta analógico-digital formada principalmente por un PSoC, una FPGA y memoria flash para determinar sus capacidades en sistemas de control ESP, ASR y ABS. El estudio se basa en concluir la lógica que se puede añadir al dispositivo para enfocarlo a unas aplicaciones que, a pesar de ser muy comunes en coches, está poco desarrollado en motocicletas y ciclomotores. Es por ello surge el interés de diseñar un sistema del más bajo coste posible para impulsar su desarrollo.
Resumo:
UOCbuntu es una distribución basada en Ubuntu y creada con el objetivo de satisfacer las necesidades de los estudiantes de las ingenierías en Informática de la Universitat Oberta de Catalunya. De esta forma, se pretenden aglutinar en un único producto todas las herramientas necesarias y otras que pueden ser de utilidad para los alumnos, con la ventaja de poder ejecutarse en modo live-usb persistente.
Resumo:
The Mechatronics Research Centre (MRC) owns a small scale robot manipulator called aMini-Mover 5. This robot arm is a microprocessor-controlled, six-jointed mechanical armdesigned to provide an unusual combination of dexterity and low cost.The Mini-Mover-5 is operated by a number of stepper motors and is controlled by a PCparallel port via a discrete logic board. The manipulator also has an impoverished array ofsensors.This project requires that a new control board and suitable software be designed to allow themanipulator to be controlled from a PC. The control board will also provide a mechanism forthe values measured using some sensors to be returned to the PC.On this project I will consider: stepper motor control requirements, sensor technologies,power requirements, USB protocols, USB hardware and software development and controlrequirements (e.g. sample rates).In this report we will have a look at robots history and background, as well as we willconcentrate how stepper motors and parallel port work
Resumo:
L’objectiu d’aquest projecte és el d’optimitzar l’arrencada d’un sistema encastat amb diferents elements de còmput des del punt de vista de l’estalvi de memòria, per tal de reduir el cost de la fabricació de les plaques. El que s’ha fet és aprofitar una connexió USB per a connectar la placa a un host, en aquest cas un PC, i descarregar via USB tota la informació necessària per a arrencar cadascun dels components de la placa, prescindint d’aquesta manera de les memòries no volàtils de les que depenien originalment.
Resumo:
El objetivo del trabajo fin de Master consiste en el estudio de redes de sensores inalámbricos para las Smart Cities. En particular, se implementa una red inalámbrica (tecnología ZIGBEE como protocolo de comunicación inalámbrica con micrófonos como sensores, para recolectar niveles de ruido. Hemos elegido el Arduino como plataforma de cálculo para controlar cada nodo, y XBee como módulos de comunicación inalámbrico. La red sensorial cuenta con tres nodos sensores que capturan el ruido y lo envían a un nodo receptor, que hace de estación central encargado de monitorizar los niveles de ruido. Dicho coordinador está conectado mediante USB a un PC, donde podemos comprobar las medidas recibidas por el XBee. Finalmente estos datos se muestran en una interfaz gráfica en el computador conectado al coordinador. De esta forma, puede monitorizarse el nivel de ruido de tres lugares diferentes en tiempo real.
Resumo:
En aquest projecte crearem un sistema per automatitzar els diferents dispositius que podem trobar en una casa. En primer lloc dissenyarem el hardware que serà el sistema nerviós des del que controlarem els dispositius a través del port USB d’un ordinador. Aquest sistema nerviós serà el punt d’interconnexió entre els dispositius de la casa i l’ordinador central que els controlarà. A nivell de hardware, a més a més del mòdul d’entrades i sortides d’interconnexió amb els dispositius que hem esmentat, ens trobem amb la necessitat d’instal•lar un ordinador central i diferents aparells repartits per la casa per poder realitzar les nostres necessitats (accions dels diferents dispositius) des de qualsevol punt de la casa. Amb aquests requeriments haurem d’estudiar les diferents possibilitats per fer el nostre sistema el màxim d’eficaç possible. Finalitzat l’estudi del hardware necessari pel nostre projecte, el següent pas és dissenyar el software. Aquest software serà l’aplicació encarregada de controlar tot el maquinari que hem dissenyat anteriorment i rebrà el nom de DOMO HOGAR. Aquest estarà format per dos programes diferents, DOMO HOGAR SERVER i DOMO HOGAR TERMINAL, cadascun d’ells amb unes funcions específiques. DOMO HOGAR SERVER serà l’aplicació que residirà a l’ordinador central i que permetrà a l’administrador gestionar totes les parts de les que forma part el nostre sistema: dispositius, tasques, pre-condicions, etc... També des d’aquesta aplicació editarem el panell tàctil que mostrarem des dels diferents terminals de l’habitatge. Per últim, aquesta aplicació també s’encarregarà de resoldre les peticions que farem, tant de l’ordinador central com dels terminals, i gestionar les diferents sortides en funció de l’acció a realitzar. Paral•lelament ens trobarem l’aplicació DOMO HOGAR TERMINAL que residirà en cada un dels terminals que hi hagi a la casa. Aquesta aplicació s’inicialitzarà llegint la configuració del panell tàctil de la base de dades de l’aplicació servidor resident a l’ordinador central i reconstruint una rèplica d’aquest panell tàctil. Finalment des d’aquesta aplicació terminal podrem donar ordres que seran emmagatzemades a la llista de tasques pendents de l’ordinador central perquè les resolgui des de l’aplicació del servidor. DOMO HOGAR ha estat creat per facilitar i confortar la vida quotidiana de les persones agilitzant el nostre dia a dia i permetent-nos invertir el nostre temps en les coses realment importants.