598 resultados para processor
Resumo:
Työn tavoitteena oli nostaa nestekaasua energialähteenään käyttävän lämpökäsittelyprosessin automaatioastetta sekä tehostaa prosessia. Näiden tavoitteiden avulla kehitetään standardin GJS800 mukaisen pallografiittiraudan lämpökäsittelyä niin, että päästään toivotun mukaisiin mekaanisiin ominaisuuksiin eli raudan korkeaan myötörajaan ja väsymisrajaan sekä hyvään sitkeyteen yhdistettynä hyvään lastuttavuuteen.Ensin selvitettiin nestekaasun käyttöön liittyviä lupa-asioita sekä välttämättömiä turvalaitteita ja –toimintoja, jonka jälkeen mahdollisimman tarkan prosessikuvauksen avulla luotiin pohja automaatiosuunnittelulle.Automaatiosuunnittelussa tavoitteena oli mahdollisimman korkea automaatioaste. Prosessoripohjainen PID-säädin ohjaa itsenäisesti koko prosessin sen jälkeen, kun alkuarvot on syötetty tietokoneen avulla säätäjän muistiin. Tarkempien säätöjen ja muun kehitystyön seurauksena saadaan myös prosessin hyötysuhdetta kasvatettua.
Resumo:
Tämän tutkimuksen tarkoituksena on selvittää pankin sisäisellä termillä nimitetyn asiakasosaamisen sisältöä. Tutkimuksessa tarkastellaan kokeneille toimihenkilöille kehittyneitä asiakaspalvelutaitoja sekä keinoja, joilla näitä taitoja ja osaamista voidaan siirtää pankkiin rekrytoiduille vasta-alkajille. Tutkimuksen tavoitteena on myös löytää menetelmiä organisaation oppimisen tukemiseen. Tutkimuksen teoriaosassa tarkastellaan yksilöä oppijana ja tiedonkäsittelijänä sekä organisaation oppimista. Työyhteisön oppimisen edistämisen keinoja käsitellään työssä oppimisen ja henkilöstöjohtamisen näkökulmista. Empiirinen osa koostuu haastatteluista, joissa kokeneet toimihenkilöt ja vasta-alkajat tuovat esiin näkemyksiään hyvästä asiakaspalvelusta. Tutkimustulosten perusteella asiakasosaaminen koostuu teknisestä ja tiedollisesta osaamisesta sekä vuorovaikutustaidoista. Näiden taitojen siirtäminen edellyttää avointa, keskustelevaa organisaatiota, joka jatkuvasti kyseenalaistaa käytäntöjään ja on halukas sitoutumaan pysyvän oppimiskulttuurin kehittämiseen.
Resumo:
Industry's growing need for higher productivity is placing new demands on mechanisms connected with electrical motors, because these can easily lead to vibration problems due to fast dynamics. Furthermore, the nonlinear effects caused by a motor frequently reduce servo stability, which diminishes the controller's ability to predict and maintain speed. Hence, the flexibility of a mechanism and its control has become an important area of research. The basic approach in control system engineering is to assume that the mechanism connected to a motor is rigid, so that vibrations in the tool mechanism, reel, gripper or any apparatus connected to the motor are not taken into account. This might reduce the ability of the machine system to carry out its assignment and shorten the lifetime of the equipment. Nonetheless, it is usually more important to know how the mechanism, or in other words the load on the motor, behaves. A nonlinear load control method for a permanent magnet linear synchronous motor is developed and implemented in the thesis. The purpose of the controller is to track a flexible load to the desired velocity reference as fast as possible and without awkward oscillations. The control method is based on an adaptive backstepping algorithm with its stability ensured by the Lyapunov stability theorem. As a reference controller for the backstepping method, a hybrid neural controller is introduced in which the linear motor itself is controlled by a conventional PI velocity controller and the vibration of the associated flexible mechanism is suppressed from an outer control loop using a compensation signal from a multilayer perceptron network. To avoid the local minimum problem entailed in neural networks, the initial weights are searched for offline by means of a differential evolution algorithm. The states of a mechanical system for controllers are estimated using the Kalman filter. The theoretical results obtained from the control design are validated with the lumped mass model for a mechanism. Generalization of the mechanism allows the methods derived here to be widely implemented in machine automation. The control algorithms are first designed in a specially introduced nonlinear simulation model and then implemented in the physical linear motor using a DSP (Digital Signal Processor) application. The measurements prove that both controllers are capable of suppressing vibration, but that the backstepping method is superior to others due to its accuracy of response and stability properties.
Resumo:
Diplomityön tavoitteena on tehdä lasertyöasemalle liikkuva kolmen vapausasteen akselisto liikuttamaan laser-laitteiston skanneripäätä. Liikkeen tarkkuus ja tarkka toistettavuus ovat tärkeitä. Moottoreiden liikkeen nopeus sekä kiihdytys- ja jarrutusparametrien täytyy olla määriteltävissä jokaiselle moottorille erikseen. Kolmen vapausasteen akselisto muodostetaan käyttäen kolmea askelmoottoria ja lineaarivaihteistoa. Akselisto liikkuu vaaka-, pysty-, ja syvyyssuunnassa. Työssä kehitetään C-kielinen ohjelma käytettävälle prosessorille ja suunnitellaan ohjainkortti lopullista prototyyppiä varten. Moottoreiden ohjaus ja hallinta toteutetaan AT91S256-prosessorilla, jota ohjataan tietokoneen avulla RS-232 -väylää käyttäen. Vaatimuksena on myös mahdollisuus ohjata askelmoottorin sijasta servomoottoreita samalla ohjelmalla. Tietokoneen käyttöliittymä suunnitellaan erikseen.
Resumo:
A dye is a colored substance used to impart permanent color to other substances. Its most important use is in coloring textile fibers and fabrics. The removal of colour from dyehouse waste waters is currently a major problem in the textile sector. This paper provides an overview of the treatment technologies that can currently be used by the textile processor and the developments over the past decade with respect to the toxicological and ecotoxicological properties of synthetic organic dyes.
Resumo:
Diplomityön tarkoituksena oli kehittää mikroprosessoriohjattu digitaalinen pölymittarituoteperhe vanhan analogisen hiukkasmittarin tilalle. Työssä käydään läpi mittarin teoreettista perustaa ja kehitysprojektin eri vaiheita sekä tutustutaan hiukkasmittauksen perusteisiin, lainsäädäntöön sekä hiukkasten terveysvaikutuksiin, joista saadaan motivaatiota sille, miksi hiukkasia yleensä kannattaa ja pitää mitata. Työssä tutustutaan myös lainsäädännön mittarilta vaatimiin hyväksyntöihin eri sovelluskohteissa, käytännön mittauksissa esiintyviin haasteisiin sekä käydään läpi hyväk-syntöjen läpäisemiseksi vaaditut testit. Diplomityön lopuksi tutustutaan mittarin kaupalliseen menestykseen, ehdotetaan kehi-tyskohteita ja tutustutaan tribosähköisen mittauksen tulevaisuuden mahdollisuuksiin.
Resumo:
This thesis is done as a complementary part for the active magnet bearing (AMB) control software development project in Lappeenranta University of Technology. The main focus of the thesis is to examine an idea of a real-time operating system (RTOS) framework that operates in a dedicated digital signal processor (DSP) environment. General use real-time operating systems do not necessarily provide sufficient platform for periodic control algorithm utilisation. In addition, application program interfaces found in real-time operating systems are commonly non-existent or provided as chip-support libraries, thus hindering platform independent software development. Hence, two divergent real-time operating systems and additional periodic extension software with the framework design are examined to find solutions for the research problems. The research is discharged by; tracing the selected real-time operating system, formulating requirements for the system, and designing the real-time operating system framework (OSFW). The OSFW is formed by programming the framework and conjoining the outcome with the RTOS and the periodic extension. The system is tested and functionality of the software is evaluated in theoretical context of the Rate Monotonic Scheduling (RMS) theory. The performance of the OSFW and substance of the approach are discussed in contrast to the research theme. The findings of the thesis demonstrates that the forged real-time operating system framework is a viable groundwork solution for periodic control applications.
Resumo:
Actualment un típic embedded system (ex. telèfon mòbil) requereix alta qualitat per portar a terme tasques com codificar/descodificar a temps real; han de consumir poc energia per funcionar hores o dies utilitzant bateries lleugeres; han de ser el suficientment flexibles per integrar múltiples aplicacions i estàndards en un sol aparell; han de ser dissenyats i verificats en un període de temps curt tot i l’augment de la complexitat. Els dissenyadors lluiten contra aquestes adversitats, que demanen noves innovacions en arquitectures i metodologies de disseny. Coarse-grained reconfigurable architectures (CGRAs) estan emergent com a candidats potencials per superar totes aquestes dificultats. Diferents tipus d’arquitectures han estat presentades en els últims anys. L’alta granularitat redueix molt el retard, l’àrea, el consum i el temps de configuració comparant amb les FPGAs. D’altra banda, en comparació amb els tradicionals processadors coarse-grained programables, els alts recursos computacionals els permet d’assolir un alt nivell de paral•lelisme i eficiència. No obstant, els CGRAs existents no estant sent aplicats principalment per les grans dificultats en la programació per arquitectures complexes. ADRES és una nova CGRA dissenyada per I’Interuniversity Micro-Electronics Center (IMEC). Combina un processador very-long instruction word (VLIW) i un coarse-grained array per tenir dues opcions diferents en un mateix dispositiu físic. Entre els seus avantatges destaquen l’alta qualitat, poca redundància en les comunicacions i la facilitat de programació. Finalment ADRES és un patró enlloc d’una arquitectura concreta. Amb l’ajuda del compilador DRESC (Dynamically Reconfigurable Embedded System Compile), és possible trobar millors arquitectures o arquitectures específiques segons l’aplicació. Aquest treball presenta la implementació d’un codificador MPEG-4 per l’ADRES. Mostra l’evolució del codi per obtenir una bona implementació per una arquitectura donada. També es presenten les característiques principals d’ADRES i el seu compilador (DRESC). Els objectius són de reduir al màxim el nombre de cicles (temps) per implementar el codificador de MPEG-4 i veure les diferents dificultats de treballar en l’entorn ADRES. Els resultats mostren que els cícles es redueixen en un 67% comparant el codi inicial i final en el mode VLIW i un 84% comparant el codi inicial en VLIW i el final en mode CGA.
Resumo:
Suomessa tuotetaan sähköä eri energialähteistä sekä menetelmistä. Pääosa sähköstä tuotetaan ydinenergian-, vesivoiman-, ja maakaasun avulla. Sähköä hyödynnetään niin kuluttaja- ja ammattilaiskäytössä erilaisten sähkölaitteiden muodossa. Useat sähkölaitteista toimivat joko AC- tai DC-virralla, tietyllä jännitealueella. Mikäli sähkölaitteiden valmistajat haluavat markkinoida tuotteitansa CE-hyväksytysti, tulee niiden täyttää tietyt vaatimukset. Eräs toteutettava direktiivi on pienjännitedirektiivi, minkä toteuttamalla sähkölaitetta voidaan markkinoida Euroopan Talousalueella, tällöin sähkölaite täyttää CE-merkinnän vaatimukset. Valmistettavista sähkölaitteista on kyettävä suorittamaan sähköturvamittauksia, sähköturvamittalaitteilla, jotka myös kehittyvät ja hyödyntävät nykyaikaista teknologiaa. Nykyaikaisen teknologian ansiosta sähköturvamittalaitteita voidaan soveltaa myös muunlaiseen sähköisiin mittauksiin,kuten jännite- ja virtamittauksin.Diplomityössä esitellään, kuinka modernin optisen tiedonsiirron omaavan sähköturvamittalaitteen prosessorikortti oheiskomponentteineen on suunniteltu ja toteutettu valmiiksi prototyypiksi.
Resumo:
Sähkökäytön suunnittelussa säätöä voidaan testata useassa tapauksessa reaaliaikasimulaattorilla todellisen laitteiston sijaan. Monet reaaliaikasimulaatioiden perustana käytetyt algoritmit soveltuvat täysinohjatulle invertterisillalle. Eräissä sovelluksissa halutaan kuitenkin käyttää puoliksiohjattua siltaa. Puoliksiohjattulla sillalla mallin kausaalisuus voi kääntyä, mitä perinteiset reaaliaikasimulaattorit eivät pysty simuloimaan Tässä työssä oli tavoitteena kehittää reaaliaikasimulaattori puoliksiohjatulle kestomagneettitahtikonekäytölle. Emulaattoriin mallinnettiin todellisen käytön kestomagneettitahtikone ja invertterisilta. Simulaattori toteutettiin digitaaliselle signaaliprosessorille (DSP) ja mittauksiin liittyvät oheislaitteet mallinnettiin FPGA-piirille. Emulaattoriin liitettiin erillinen säätäjä, jota käytettiin myös todellisen sähkökäytön säätämiseen. Emulaattorilla ja todellisella käytöllä tehtyjä mittauksia verrattiin ja emuloimalla saadut tulokset vastasivat melko hyvin todellisesta käytöstä mitattuja.
Resumo:
App Engine on lyhenne englanninkielisistä termeistä application, sovellus ja engine, moottori. Kyseessä on Google, Inc. -konsernin toteuttama kaupallinen palvelu, joka noudattaa pilvimallin tietojenkäsittelyn periaatteita ja mahdollistaa asiakkaan oman sovelluskehityksen. Järjestelmään on mahdollista ohjelmoida itse ideoitu palvelu Internet - verkon välityksellä käytettäväksi, joko yksityisesti tai julkisesti. Kyse on siis hajautetusta palvelinjärjestelmästä, jonka tarjoaa dynaamisesti kuormitukseen sopeutuvan sovellusalustan, jossa asiakas ei vuokraa virtuaalikoneita. Myös järjestelmän tarjoama tallennuskapasiteetti on saatavilla joustavasti. Itse kandidaatintyössä syvennytään yksityiskohtaisemmin sovelluksen toteuttamiseen palvelussa, rajoitteisiin ja soveltuvuuteen. Alussa käydään läpi pilvikäsite, joista monilla tietokoneiden käyttäjillä on epäselvä käsitys. Erilaisia kokonaisuuksia voidaan luoda erittäin monella tavalla, joista rajaamme käsittelyn kohteeksi toteuttamiskelpoiset yleiset ratkaisut.
Resumo:
Vaihtosuuntaajan IGBT-moduulin liitosten lämpötiloja ei voida suoraan mitata, joten niiden arviointiin tarvitaan reaaliaikainen lämpömalli. Tässä työssä on tavoitteena kehittää tähän tarkoitukseen C-kielellä implementoitu ratkaisu, joka on riittävän tarkka ja samalla mahdollisimman laskennallisesti tehokas. Ohjelmallisen toteutuksen täytyy myös sopia erilaisille moduulityypeille ja sen on tarvittaessa otettava huomioon saman moduulin muiden sirujen lämmittävä vaikutus toisiinsa. Kirjallisuuskatsauksen perusteella valitaan olemassa olevista lämpömalleista käytännön toteutuksen pohjaksi lämpöimpedanssimatriisiin perustuva malli. Lämpöimpedanssimatriisista tehdään Simulink-ohjelmalla s-tason simulointimalli, jota käytetään referenssinä muun muassa implementoinnin tarkkuuden verifiointiin. Lämpömalli tarvitsee tiedon vaihtosuuntaajan häviöistä, joten työssä on selvitetty eri vaihtoehtoja häviölaskentaan. Lämpömallin kehittäminen s-tason mallista valmiiksi C-kieliseksi koodiksi on kuvattu tarkasti. Ensin s-tason malli diskretoidaan z-tasoon. Z-tason siirtofunktiot muutetaan puolestaan ensimmäisen kertaluvun differenssiyhtälöiksi. Työssä kehitetty monen aikatason lämpömalli saadaan jakamalla ensimmäisen kertaluvun differenssiyhtälöt eri aikatasoille suoritettavaksi sen mukaan, mikä niiden kuvaileman termin vaatima päivitysnopeus on. Tällainen toteutus voi parhaimmillaan kuluttaa alle viidesosan kellojaksoja verrattuna suoraviivaiseen yhden aikatason toteutukseen. Implementoinnin tarkkuus on hyvä. Implementoinnin vaatimia suoritusaikoja testattiin Texas Instrumentsin TMS320C6727- prosessorilla (300 MHz). Esimerkkimallin laskemisen määritettiin kuluttavan vaihtosuuntaajan toimiessa 5 kHz kytkentätaajuudella vain 0,4 % prosessorin kellojaksoista. Toteutuksen tarkkuus ja laskentakapasiteetin vähäinen vaatimus mahdollistavat lämpömallin käyttämisen lämpösuojaukseen ja lisäämisen osaksi muuta jo prosessorilla olemassa olevaa systeemiä.
Resumo:
As technology geometries have shrunk to the deep submicron regime, the communication delay and power consumption of global interconnections in high performance Multi- Processor Systems-on-Chip (MPSoCs) are becoming a major bottleneck. The Network-on- Chip (NoC) architecture paradigm, based on a modular packet-switched mechanism, can address many of the on-chip communication issues such as performance limitations of long interconnects and integration of large number of Processing Elements (PEs) on a chip. The choice of routing protocol and NoC structure can have a significant impact on performance and power consumption in on-chip networks. In addition, building a high performance, area and energy efficient on-chip network for multicore architectures requires a novel on-chip router allowing a larger network to be integrated on a single die with reduced power consumption. On top of that, network interfaces are employed to decouple computation resources from communication resources, to provide the synchronization between them, and to achieve backward compatibility with existing IP cores. Three adaptive routing algorithms are presented as a part of this thesis. The first presented routing protocol is a congestion-aware adaptive routing algorithm for 2D mesh NoCs which does not support multicast (one-to-many) traffic while the other two protocols are adaptive routing models supporting both unicast (one-to-one) and multicast traffic. A streamlined on-chip router architecture is also presented for avoiding congested areas in 2D mesh NoCs via employing efficient input and output selection. The output selection utilizes an adaptive routing algorithm based on the congestion condition of neighboring routers while the input selection allows packets to be serviced from each input port according to its congestion level. Moreover, in order to increase memory parallelism and bring compatibility with existing IP cores in network-based multiprocessor architectures, adaptive network interface architectures are presented to use multiple SDRAMs which can be accessed simultaneously. In addition, a smart memory controller is integrated in the adaptive network interface to improve the memory utilization and reduce both memory and network latencies. Three Dimensional Integrated Circuits (3D ICs) have been emerging as a viable candidate to achieve better performance and package density as compared to traditional 2D ICs. In addition, combining the benefits of 3D IC and NoC schemes provides a significant performance gain for 3D architectures. In recent years, inter-layer communication across multiple stacked layers (vertical channel) has attracted a lot of interest. In this thesis, a novel adaptive pipeline bus structure is proposed for inter-layer communication to improve the performance by reducing the delay and complexity of traditional bus arbitration. In addition, two mesh-based topologies for 3D architectures are also introduced to mitigate the inter-layer footprint and power dissipation on each layer with a small performance penalty.
Resumo:
This work presents a geometric nonlinear dynamic analysis of plates and shells using eight-node hexahedral isoparametric elements. The main features of the present formulation are: (a) the element matrices are obtained using reduced integrations with hourglass control; (b) an explicit Taylor-Galerkin scheme is used to carry out the dynamic analysis, solving the corresponding equations of motion in terms of velocity components; (c) the Truesdell stress rate tensor is used; (d) the vector processor facilities existing in modern supercomputers were used. The results obtained are comparable with previous solutions in terms of accuracy and computational performance.