983 resultados para Memory hierarchy design
Resumo:
Magdeburg, Univ., Medizin. Fakultät, Diss., 2008
Resumo:
Magdeburg, Univ., Fak. für Verfahrens- und Systemtechnik, Diss., 2011
Resumo:
Magdeburg, Univ., Fak. für Elektrotechnik und Informationstechnik, Diss., 2013
Resumo:
Magdeburg, Univ., Fak. für Informatik, Diss., 2012
Resumo:
Magdeburg, Univ., Fak. für Naturwiss., Diss., 2013
Resumo:
Magdeburg, Univ., Fak. für Verfahrens- und Systemtechnik, Diss., 2013
Resumo:
Magdeburg, Univ., Fak. für Elektrotechnik und Informationstechnik, Diss., 2013
Resumo:
Magdeburg, Univ., Med. Fak., Diss., 2014
Resumo:
Magdeburg, Univ., Med. Fak., Diss., 2014
Resumo:
Magdeburg, Univ., Fak. für Mathematik, Diss., 2014
Resumo:
Magdeburg, Univ., Fak. für Elektrotechnik und Informationstechnik, Diss., 2014
Resumo:
Magdeburg, Univ., Fak. für Verfahrens- und Systemtechnik, Diss., 2014
Resumo:
Magdeburg, Univ., Fak. für Maschinenbau, Diss., 2014
Resumo:
Der heimliche Lehrplan beschreibt soziale Werte, Normen und Regeln, welcher als Sozialisationsprozess den Schulalltag beeinflusst. Die eigens für die Thesis erstellten Hypothesen fragen nach der Validität der Methode sowie genderspezifischen Interaktionen. Schwerpunkt dieser Bachelor-Thesis sind Beobachtungen in zwei Sekundarschulen. Das Untersuchungsdesign ist experimentell an den Erhebungsbogen von zwei amerikanischen Wissenschaftlerinnen aus dem Jahr 1993 angelehnt. Nach einer Pretestphase sowie Modifizierungsprozess wurde das gewonnene Material quantitativ mithilfe des SPSS-Programms und qualitativ durch die Inhaltsanalyse aufbereitet und ausgewertet. Die Hypothesen werden durch die Auswertung und mithilfe von Gütekriterien beantwortet, sodass die Methodenvalidität größtenteils belegt werden kann. Tendenzen für geschlechterspezifische Interaktionen sind erkennbar, allerdings schwer zu generalisieren. Im Fazit wird die Bedeutung des heimlichen Lehrplans sowie die Geschlechtergerechtigkeit in Schulen diskutiert.
Resumo:
The modern computer systems that are in use nowadays are mostly processor-dominant, which means that their memory is treated as a slave element that has one major task – to serve execution units data requirements. This organization is based on the classical Von Neumann's computer model, proposed seven decades ago in the 1950ties. This model suffers from a substantial processor-memory bottleneck, because of the huge disparity between the processor and memory working speeds. In order to solve this problem, in this paper we propose a novel architecture and organization of processors and computers that attempts to provide stronger match between the processing and memory elements in the system. The proposed model utilizes a memory-centric architecture, wherein the execution hardware is added to the memory code blocks, allowing them to perform instructions scheduling and execution, management of data requests and responses, and direct communication with the data memory blocks without using registers. This organization allows concurrent execution of all threads, processes or program segments that fit in the memory at a given time. Therefore, in this paper we describe several possibilities for organizing the proposed memory-centric system with multiple data and logicmemory merged blocks, by utilizing a high-speed interconnection switching network.