1000 resultados para Coûts d’ajout de capacité
Resumo:
Resumo: Este artigo analisa a relação entre o nível de consciência fonológica, conhecimento das letra e as estratégias utilizadas para ler e escrever, em crianças de cinco anos, ensinadas em catalão. Participaram 69 crianças de três classes diferentes. Cada um dos seus professores utilizava um método diferente de ensino: analítico, sintético ou analítico-sintético. As crianças foram avaliadas no início e no final do ano letivo em: Reconhecimento de letras, segmentação palavra oral, leitura de palavras, leitura de um texto curto e um ditado. Foram realizadas análises de granulação fina em nas respostas das crianças, para identificar estratégias e padrões específicos. A análise qualitativa indica que a capacidade de segmentar uma palavra em sílabas por via oral parece ser suficiente para as crianças começarem a ler de uma forma convencional. Além disso, a consciência fonológica e o conhecimento das letras são usados em formas relativamente diferentes, dependendo do tipo de texto a ser lido. As abordagens de ensino dos professores parecem ter uma influência nos resultados das crianças.
Resumo:
Esta dissertação apresenta um estudo da capacidade do processo inserido uma empresa de panificação. Antes de iniciar o estudo propriamente dito, foi realizada uma calibração à balança na qual este estudo seria realizado. Os índices de capacidade do processo têm como principal finalidade verificar se a média e a variabilidade do processo estão em concordância com o alvo e os limites de especificação. Esta verificação permite o ajustamento do processo de maneira a reduzir a produção de produtos defeituosos. Neste trabalho foram utilizados os índices de capacidade considerando que as condições são ideais, isto é, quando existe normalidade nas amostras. Quando as condições não são ideais, como foi verificado, foram utilizadas técnicas para o cálculo dos índices de capacidade para este tipo de situações. A aplicação da metodologia de análise da capacidade do processo foi realizada com sucesso com recurso a amostras retiradas numa balança calibrada para o efeito.
Resumo:
Com o aumento da concorrência, a crise económica que atravessamos e com a conquista de novos mercados no horizonte, surge a necessidade de responder a essas situações com uma melhor prestação do sistema produtivo no sentido de reduzir tempos de produção e de baixar os custos dos mesmos, podendo assim dar uma resposta mais rápida e competitiva às expectativas dos clientes. Esta dissertação tem como objectivo analisar todo o sistema produtivo da empresa, desenvolvendo um estudo adequado ao sistema actual de fabrico de mobiliário, propondo melhorias que proporcionem uma melhor organização e uma redução dos custos de fabrico. Fez-se também um levantamento do sistema de planeamento existente, detectando pontos de melhoria que, para além de um maior controlo e organização, permitem, em alguns aspectos, a melhoria do sistema produtivo. Foi apresentada uma proposta de um processo de reengenharia aplicado ao sistema produtivo, tendo em vista implementar as medidas de melhoria, indo ao encontro das situações identificadas, tornando assim o sistema produtivo mais eficiente.
Resumo:
A number of characteristics are boosting the eagerness of extending Ethernet to also cover factory-floor distributed real-time applications. Full-duplex links, non-blocking and priority-based switching, bandwidth availability, just to mention a few, are characteristics upon which that eagerness is building up. But, will Ethernet technologies really manage to replace traditional Fieldbus networks? Ethernet technology, by itself, does not include features above the lower layers of the OSI communication model. In the past few years, it is particularly significant the considerable amount of work that has been devoted to the timing analysis of Ethernet-based technologies. It happens, however, that the majority of those works are restricted to the analysis of sub-sets of the overall computing and communication system, thus without addressing timeliness at a holistic level. To this end, we are addressing a few inter-linked research topics with the purpose of setting a framework for the development of tools suitable to extract temporal properties of Commercial-Off-The-Shelf (COTS) Ethernet-based factory-floor distributed systems. This framework is being applied to a specific COTS technology, Ethernet/IP. In this paper, we reason about the modelling and simulation of Ethernet/IP-based systems, and on the use of statistical analysis techniques to provide usable results. Discrete event simulation models of a distributed system can be a powerful tool for the timeliness evaluation of the overall system, but particular care must be taken with the results provided by traditional statistical analysis techniques.
Resumo:
Building reliable real-time applications on top of commercial off-the-shelf (COTS) components is not a straightforward task. Thus, it is essential to provide a simple and transparent programming model, in order to abstract programmers from the low-level implementation details of distribution and replication. However, the recent trend for incorporating pre-emptive multitasking applications in reliable real-time systems inherently increases its complexity. It is therefore important to provide a transparent programming model, enabling pre-emptive multitasking applications to be implemented without resorting to simultaneously dealing with both system requirements and distribution and replication issues. The distributed embedded architecture using COTS components (DEAR-COTS) architecture has been previously proposed as an architecture to support real-time and reliable distributed computer-controlled systems (DCCS) using COTS components. Within the DEAR-COTS architecture, the hard real-time subsystem provides a framework for the development of reliable real-time applications, which are the core of DCCS applications. This paper presents the proposed framework, and demonstrates how it can be used to support the transparent replication of software components.
Resumo:
The continuous improvement of Ethernet technologies is boosting the eagerness of extending their use to cover factory-floor distributed real time applications. Indeed, it is remarkable the considerable amount of research work that has been devoted to the timing analysis of Ethernet-based technologies in the past few years. It happens, however, that the majority of those works are restricted to the analysis of sub-sets of the overall computing and communication system, thus without addressing timeliness in a holistic fashion. To this end, we address an approach, based on simulation, aiming at extracting temporal properties of commercial-off-the-shelf (COTS) Ethernet-based factory-floor distributed systems. This framework is applied to a specific COTS technology, Ethernet/IP. We reason about the modeling and simulation of Ethernet/IP-based systems, and on the use of statistical analysis techniques to provide useful results on timeliness. The approach is part of a wider framework related to the research project INDEPTH NDustrial-Ethernet ProTocols under Holistic analysis.
Resumo:
A partir da década de noventa do século passado, começaram a surgir no mercado ferramentas de cálculo com o objetivo de agilizar a conceção do projeto de engenharia da construção. Até ao final da década de setenta os computadores existentes eram enormes, apenas entidades de grande poder económico os podiam adquirir. Na década de oitenta surgiu no mercado o PC, Personal Computer, estas pequenas máquinas começaram a ser adquiridas pela generalidade das empresas e em Portugal no final desta década era possível encontrar indivíduos que já possuíam o seu PC. Na década de noventa, a saída de recém-formados das instituições de ensino superior, fomentou no mercado o aparecimento de empresas de informática dedicadas à conceção de software de acordo com as necessidades do próprio mercado, daí resultando software comercial à medida e software comercial de prateleira (COTS, Commercial Off-The-Shelf)). O software comercial, ao ser utilizado por um grande número de pessoas, atingindo facilmente, no caso do COTS, os milhares, tem condições para evoluir de acordo com as exigências sistemáticas do próprio mercado, atingindo elevados patamares no cumprimento de requisitos de qualidade, nomeadamente no que concerne à funcionalidade, fiabilidade, usabilidade, manutenibilidade, eficiência, portabilidade e qualidade na utilização. A utilização de software comercial na área do projeto de engenharia da construção é hoje em dia uma prática absolutamente generalizada. A seleção do software pode tornar-se um processo complexo especialmente naquelas áreas em que existe grande oferta. A utilização de critérios de avaliação bem definidos poderá agilizar o processo e dar maiores garantias no momento da decisão final. Neste documento apresenta-se uma proposta de metodologia para avaliação e comparação de softwares.
Resumo:
This paper presents an architecture (Multi-μ) being implemented to study and develop software based fault tolerant mechanisms for Real-Time Systems, using the Ada language (Ada 95) and Commercial Off-The-Shelf (COTS) components. Several issues regarding fault tolerance are presented and mechanisms to achieve fault tolerance by software active replication in Ada 95 are discussed. The Multi-μ architecture, based on a specifically proposed Fault Tolerance Manager (FTManager), is then described. Finally, some considerations are made about the work being done and essential future developments.
Resumo:
Baseado na análise qualitativa de processos observados em grupos de crianças, este artigo dá ênfase à importância dos pares dos grupos de crianças, não só para a formação das posteriores competências de relacionamento em grupo, mas também para a capacidade fundamental de sentir empatia e para o desenvolvimento cognitivo. O meio de expressão mais importante nos grupos de crianças é o desempenho de papéis (o faz de conta). Mesmo tratando-se de situações de fantasia, as crianças também aproveitam estas situações para representar a dinâmica familiar e os papéisdos sexos, usando o grupo para se determinarem como sujeitos sociais. No que diz respeito ao desenvolvimento cognitivo, aprendem a movimentar-se entre as esferas da brincadeira, nãobrincadeira e metacomunicação. É aqui demonstrado em que idades as crianças possuem a capacidade para trabalhar com grupos de outras crianças, durante um longo período de tempo, e como é que os educadores as podem ajudar a desenvolver esta capacidade.
Resumo:
O ensaio é motivado pelo debate sobre quais seriam os conhecimentos a serem trabalhados em nome de uma qualidade educacional. Estes conhecimentos, muitas vezes tomados como básicos e universais, são entendidos, em algumas propostas que se reforçam por meio das políticas avaliativas de larga escala, como responsáveis pela melhoria dos resultados da educação. Para realização do contraponto à forma como o conteúdo programático da educação é ainda hoje percebido, são resgatadas algumas contribuições de Paulo Freire ao construir sua proposta de educação libertadora: o humanismo, como o compromisso radical com o homem concreto rumo à promoção da transformação social; a práxis, como a capacidade de atuar e refletir na direção das finalidades objetivadas coletivamente; e a síntese cultural, como o novo conteúdo da educação, comprometido com o ser mais de educadores e educandos que, mediados pelo mundo, tentam o refletir/reconstruir de forma crítica, compartilhando compreensões.
Resumo:
Modeling the fundamental performance limits of Wireless Sensor Networks (WSNs) is of paramount importance to understand their behavior under worst-case conditions and to make the appropriate design choices. In that direction this paper contributes with an analytical methodology for modeling cluster-tree WSNs where the data sink can either be static or mobile. We assess the validity and pessimism of analytical model by comparing the worst-case results with the values measured through an experimental test-bed based on Commercial-Off- The-Shelf (COTS) technologies, namely TelosB motes running TinyOS.
Resumo:
Résumé I (Pratiques Pédagogiques)- Ce compte-rendu du stage réalisé pour ma deuxième année de master rapporte le résultat de l’observation des cours donnés à trois élèves de niveaux différents par le professeur de harpe de l’Ecole de Musique « Nossa Senhora do Cabo » à Linda-a-Velha, commune de Oeiras, située près de Lisbonne. Grâce à l’activité du professeur, et par le suivi de l’évolution de ses élèves tout au long de l’année scolaire 2012-2013, tant sur le plan technique que sur le plan musical, j’ai pu participer à toutes les étapes de leur apprentissage et retrouver quelques principes pédagogiques fondamentaux. Ainsi, j’ai constaté la nécessité d’une organisation didactique solide dans la définition d’objectifs, la planification du travail, le choix des méthodes d’étude, mais souple par la régulation des rythmes d’apprentissage et des techniques d’acquisition. La métacognition est aussi une notion composante essentielle de la pratique du professeur, dont un des grands objectifs est de développer chez ses élèves la capacité de se prendre en charge seul. J’ai également apprécié l’importance de l’aspect relationnel intrinsèque à toute situation d’apprentissage, ainsi que celle de la connaissance des théories de la motivation, atout important permettant d’agir au niveau psychologique sur les élèves et d’obtenir à plus ou moins long terme des changements comportementaux influents sur la qualité de ces apprentissages. J’ai enfin essayé de dégager différents types d’approches pédagogiques possibles, parmi les stratégies observées chez le professeur, ainsi que d’après quelques éléments de réflexion personnelle.
Resumo:
A significant number of process control and factory automation systems use PROFIBUS as the underlying fieldbus communication network. The process of properly setting up a PROFIBUS network is not a straightforward task. In fact, a number of network parameters must be set for guaranteeing the required levels of timeliness and dependability. Engineering PROFIBUS networks is even more subtle when the network includes various physical segments exhibiting heterogeneous specifications, such as bus speed or frame formats, just to mention a few. In this paper we provide underlying theory and a methodology to guarantee the proper operation of such type of heterogeneous PROFIBUS networks. We additionally show how the methodology can be applied to the practical case of PROFIBUS networks containing simultaneously DP (Decentralised Periphery) and PA (Process Automation) segments, two of the most used commercial-off-the-shelf (COTS) PROFIBUS solutions. The importance of the findings is however not limited to this case. The proposed methodology can be generalised to cover other heterogeneous infrastructures. Hybrid wired/wireless solutions are just an example for which an enormous eagerness exists.
Resumo:
The ART-WiSe (Architecture for Real-Time communications in Wireless Sensor Networks) framework aims at the design of new communication architectures and mechanisms for time-sensitive Wireless Sensor Networks (WSNs). We adopted a two-tiered architecture where an overlay Wireless Local Area Network (Tier 2) serves as a backbone for a WSN (Tier 1), relying on existing standard communication protocols and commercial-off-the-shell (COTS) technologies – IEEE 802.15.4/ZigBee for Tier 1 and IEEE 802.11 for Tier 2. In this line, a test-bed application is being developed for assessing, validating and demonstrating the ART-WiSe architecture. A pursuit-evasion application was chosen since it fulfils a number of requirements, namely it is feasible and appealing and imposes some stress to the architecture in terms of timeliness. To develop the testbed based on the previously referred technologies, an implementation of the IEEE 8021.5.4/ZigBee protocols is being carried out, since there is no open source available to the community. This paper highlights some relevant aspects of the ART-WiSe architecture, provides some intuition on the protocol stack implementation and presents a general view over the envisaged test-bed application.
Resumo:
The rapid increase in the use of microprocessor-based systems in critical areas, where failures imply risks to human lives, to the environment or to expensive equipment, significantly increased the need for dependable systems, able to detect, tolerate and eventually correct faults. The verification and validation of such systems is frequently performed via fault injection, using various forms and techniques. However, as electronic devices get smaller and more complex, controllability and observability issues, and sometimes real time constraints, make it harder to apply most conventional fault injection techniques. This paper proposes a fault injection environment and a scalable methodology to assist the execution of real-time fault injection campaigns, providing enhanced performance and capabilities. Our proposed solutions are based on the use of common and customized on-chip debug (OCD) mechanisms, present in many modern electronic devices, with the main objective of enabling the insertion of faults in microprocessor memory elements with minimum delay and intrusiveness. Different configurations were implemented starting from basic Components Off-The-Shelf (COTS) microprocessors, equipped with real-time OCD infrastructures, to improved solutions based on modified interfaces, and dedicated OCD circuitry that enhance fault injection capabilities and performance. All methodologies and configurations were evaluated and compared concerning performance gain and silicon overhead.