2 resultados para large geographical area

em Lume - Repositório Digital da Universidade Federal do Rio Grande do Sul


Relevância:

80.00% 80.00%

Publicador:

Resumo:

Este trabalho é fruto de uma investigação que buscou elucidar a relação estabelecida entre os serviços de saúde e os seus usuários. Com esse objetivo, utilizou-se uma abordagem antropológica que teve como referência a experiência empírica ligada à Unidade Conceição do Serviço de Saúde Comunitária do Grupo Hospitalar Conceição, em Porto Alegre, RS. Funcionando nas dependências do Hospital Nossa Senhora Conceição, a Unidade Conceição é um posto de saúde vinculado ao Sistema Único de Saúde (SUS) em que médicos gerais comunitários e outros profissionais vêm prestando atendimento de saúde, há cerca de 15 anos, aos moradores da sua vizinhança, calculados atualmente em mais de 20 mil pessoas. Tendo como pano de fundo as influências da cultura no comportamento humano e na prestação de atendimento de saúde, os desdobramentos principais da relação entre a Unidade e os seus usuários foram analisados sob diversos eixos: a história da Unidade, seus conflitos com a instituição e outras especialidades médicas; a relação da Unidade com a área geográfica sob sua responsabilidade; a questão da participação popular nos serviços de saúde, mais especificamente a experiência do seu Conselho Gestor Local; e, por fim, a avaliação dos serviços de saúde, principalmente no que concerne à perspectiva dos pacientes. Sempre que possível, a análise feita procurou fazer uma ligação com as mudanças ocorridas no sistema de saúde brasileiro nos últimos anos. Resgatar os aspectos culturais como elemento essencial para o estabelecimento de uma comunicação efetiva entre os indivíduos e os serviços formais de saúde mostrou-se fundamental para permitir o aprofundamento desse tipo de análise e para qualificar as ações desenvolvidas pelos serviços de saúde.

Relevância:

30.00% 30.00%

Publicador:

Resumo:

This thesis presents the study and development of fault-tolerant techniques for programmable architectures, the well-known Field Programmable Gate Arrays (FPGAs), customizable by SRAM. FPGAs are becoming more valuable for space applications because of the high density, high performance, reduced development cost and re-programmability. In particular, SRAM-based FPGAs are very valuable for remote missions because of the possibility of being reprogrammed by the user as many times as necessary in a very short period. SRAM-based FPGA and micro-controllers represent a wide range of components in space applications, and as a result will be the focus of this work, more specifically the Virtex® family from Xilinx and the architecture of the 8051 micro-controller from Intel. The Triple Modular Redundancy (TMR) with voters is a common high-level technique to protect ASICs against single event upset (SEU) and it can also be applied to FPGAs. The TMR technique was first tested in the Virtex® FPGA architecture by using a small design based on counters. Faults were injected in all sensitive parts of the FPGA and a detailed analysis of the effect of a fault in a TMR design synthesized in the Virtex® platform was performed. Results from fault injection and from a radiation ground test facility showed the efficiency of the TMR for the related case study circuit. Although TMR has showed a high reliability, this technique presents some limitations, such as area overhead, three times more input and output pins and, consequently, a significant increase in power dissipation. Aiming to reduce TMR costs and improve reliability, an innovative high-level technique for designing fault-tolerant systems in SRAM-based FPGAs was developed, without modification in the FPGA architecture. This technique combines time and hardware redundancy to reduce overhead and to ensure reliability. It is based on duplication with comparison and concurrent error detection. The new technique proposed in this work was specifically developed for FPGAs to cope with transient faults in the user combinational and sequential logic, while also reducing pin count, area and power dissipation. The methodology was validated by fault injection experiments in an emulation board. The thesis presents comparison results in fault coverage, area and performance between the discussed techniques.