6 resultados para insulated-gate bipolar transistors (IGBTs)

em Lume - Repositório Digital da Universidade Federal do Rio Grande do Sul


Relevância:

20.00% 20.00%

Publicador:

Resumo:

The mixed-signal and analog design on a pre-diffused array is a challenging task, given that the digital array is a linear matrix arrangement of minimum-length transistors. To surmount this drawback a specific discipline for designing analog circuits over such array is required. An important novel technique proposed is the use of TAT (Trapezoidal Associations of Transistors) composite transistors on the semi-custom Sea-Of-Transistors (SOT) array. The analysis and advantages of TAT arrangement are extensively analyzed and demonstrated, with simulation and measurement comparisons to equivalent single transistors. Basic analog cells were also designed as well in full-custom and TAT versions in 1.0mm and 0.5mm digital CMOS technologies. Most of the circuits were prototyped in full-custom and TAT-based on pre-diffused SOT arrays. An innovative demonstration of the TAT technique is shown with the design and implementation of a mixed-signal analog system, i. e., a fully differential 2nd order Sigma-Delta Analog-to-Digital (A/D) modulator, fabricated in both full-custom and SOT array methodologies in 0.5mm CMOS technology from MOSIS foundry. Three test-chips were designed and fabricated in 0.5mm. Two of them are IC chips containing the full-custom and SOT array versions of a 2nd-Order Sigma-Delta A/D modulator. The third IC contains a transistors-structure (TAT and single) and analog cells placed side-by-side, block components (Comparator and Folded-cascode OTA) of the Sigma-Delta modulator.

Relevância:

20.00% 20.00%

Publicador:

Resumo:

Uma possível disfunção nos processos intracelulares de transdução de sinais pode estar implicada na fisiopatologia do transtorno bipolar (Soares and Mallinger 2000). Particularmente, a via intracelular do fosfoinositol (PI) pode ser um sitio de disfunção (Soares et al 1997b). Plaquetas, células periféricas, e amostras de cérebro pós-mortem têm sido utilizados como modelos em estudos prévios com o objetivo de investigar esta hipótese. Os achados que emergem destes estudos são consistentes com a hipótese de uma hiperatividade na via do PI na fase maníaca, que pode estar relacionada com a fase do transtorno. Nesta tese de doutoramento está descrita uma série de estudos preliminares que utilizaram um modelo plaquetário para estudar alterações da via do PI em pacientes com transtorno afetivo bipolar, e também em relação ao mecanismo de ação do carbonato de lítio. Utilizando um método para quantificação de fosfoinositois em membrana plaquetária desenvolvido pelo Professor Alan Mallinger e colaboradores na Universidade de Pittsburgh, o passo inicial envolveu o estudo da reprodutibilidade teste/reteste do mesmo, que foi documentada como estando dentro de limites aceitáveis (Soares et al 1999a). Subseqüentemente, conduzimos um estudo preliminar em pacientes bipolares já tratados com monoterapia com o lítio (Soares et al 1999b). Nestes pacientes, alem de estudarmos os níveis de fosfolipídios de membrana comparados com voluntários normais, também estudamos, em colaboração com o Professor Husseini Manji e colaboradores do National Institute of Mental Health (NIMH), EUA, os níveis de subespécies especificas de PKC em plaquetas de pacientes bipolares (Soares et al 2000a). Nossos achados principais destes estudos colaborativos sugerem uma redução dos níveis plaquetários de PIP2, concomitantemente com redução seletiva de subespécies especificas de PKC. Como um passo adicional, também estudamos os níveis de fosfoinositois de membrana em indivíduos bipolares na fase depressiva, quando não medicados, que estavam significativamente elevados comparados com voluntários normais (Soares et al 2001). Por último, conduzimos um ensaio clinico aberto com carbonato de lítio em doses terapêuticas em um grupo pequeno de pacientes bipolares, que sugeriu uma diminuição significativa dos níveis de PIP2 após o tratamento (Soares et al 2000b). Estes estudos documentam uma disfunção na via do PI em plaquetas de pacientes bipolares, possivelmente modulada pelo tratamento com o lítio, sugerindo o envolvimento desta via na fisiopatologia do transtorno e no mecanismo de ação do lítio. não se sabe se tais alterações plaquetárias refletem o que se passa nesta via em neurônios humanos in vivo, o que constitui uma limitação importante, em potencial, desta abordagem. No entanto, na falta de metodologia de neuroimagem que permita o estudo destas vias no cérebro de pacientes vivos, o modelo periférico plaquetário é de valia para se começar a fazer inferências sobre o funcionamento desta via em pacientes bipolares. Estudos futuros com amostras maiores de pacientes que possam segui-los em fases diferentes do transtorno e tentar determinar correlações entre alterações nesta via produzidas pelo lítio e os efeitos terapêuticos desta medicação serão de grande valia.

Relevância:

20.00% 20.00%

Publicador:

Resumo:

The evolution of integrated circuits technologies demands the development of new CAD tools. The traditional development of digital circuits at physical level is based in library of cells. These libraries of cells offer certain predictability of the electrical behavior of the design due to the previous characterization of the cells. Besides, different versions of each cell are required in such a way that delay and power consumption characteristics are taken into account, increasing the number of cells in a library. The automatic full custom layout generation is an alternative each time more important to cell based generation approaches. This strategy implements transistors and connections according patterns defined by algorithms. So, it is possible to implement any logic function avoiding the limitations of the library of cells. Tools of analysis and estimate must offer the predictability in automatic full custom layouts. These tools must be able to work with layout estimates and to generate information related to delay, power consumption and area occupation. This work includes the research of new methods of physical synthesis and the implementation of an automatic layout generation in which the cells are generated at the moment of the layout synthesis. The research investigates different strategies of elements disposition (transistors, contacts and connections) in a layout and their effects in the area occupation and circuit delay. The presented layout strategy applies delay optimization by the integration with a gate sizing technique. This is performed in such a way the folding method allows individual discrete sizing to transistors. The main characteristics of the proposed strategy are: power supply lines between rows, over the layout routing (channel routing is not used), circuit routing performed before layout generation and layout generation targeting delay reduction by the application of the sizing technique. The possibility to implement any logic function, without restrictions imposed by a library of cells, allows the circuit synthesis with optimization in the number of the transistors. This reduction in the number of transistors decreases the delay and power consumption, mainly the static power consumption in submicrometer circuits. Comparisons between the proposed strategy and other well-known methods are presented in such a way the proposed method is validated.

Relevância:

20.00% 20.00%

Publicador:

Resumo:

O crescente avanço nas mais diversas áreas da eletrônica, desde instrumentação em baixa freqüência até telecomunicações operando em freqüências muito elevadas, e a necessidade de soluções baratas em curto espaço de tempo que acompanhem a demanda de mercado, torna a procura por circuitos programáveis, tanto digitais como analógicos, um ponto comum em diversas pesquisas. Os dispositivos digitais programáveis, que têm como grande representante os Field Programmable Gate Arrays (FPGAs), vêm apresentando um elevado e contínuo crescimento em termos de complexidade, desempenho e número de transistores integrados, já há várias décadas. O desenvolvimento de dispositivos analógicos programáveis (Field Programmable Analog Arrays – FPAAs), entretanto, esbarra em dois pontos fundamentais que tornam sua evolução um tanto latente: a estreita largura de banda alcançada, conseqüência da necessidade de um grande número de chaves de programação e reconfiguração, e a elevada área consumida por componentes analógicos como resistores e capacitores, quando integrados em processos VLSI Este trabalho apresenta uma proposta para aumentar a faixa de freqüências das aplicações passíveis de serem utilizadas tanto em FPAAs comerciais quanto em outros FPAAs, através da utilização de uma interface de translação e seleção de sinais, mantendo características de programabilidade do FPAA em questão, sem aumentar em muito sua potência consumida. A proposta, a simulação e a implementação da interface são apresentadas ao longo desta dissertação. Resultados de simulação e resultados práticos obtidos comprovam a eficácia da proposta.