3 resultados para Loops parallelization

em Lume - Repositório Digital da Universidade Federal do Rio Grande do Sul


Relevância:

10.00% 10.00%

Publicador:

Resumo:

A aquisição do ciclo pressão-volume é de grande importância para diagnóstico de cardiopatias e principalmente para o acompanhamento de intervenções terapêuticas, porém os métodos hoje utilizados são caros e agressivos ao paciente, reduzindo por estes motivos sua aplicação. Este estudo pretende obter, por métodos não-invasivos, o ciclo pressão-volume do ventrículo esquerdo de pacientes humanos. Isto consiste na aquisição dos sinais P(t) e V(t) simultaneamente e a apresentação de um gráfico P(V). Para tanto, após a revisão bibliográfica, decidiu-se utilizar a ecocardiografia com detecção automática de bordos, para obtenção do volume ventricular e a medição da onda de pressão transmitida através da artéria braquial para um manguito inflado com ar, conectado a um transdutor piezo-resistivo em ponte. A aquisição da pressão pelo método não-invasivo é comparada a dados resultantes da aquisição invasiva da pressão arterial por catéter intra-aórtico que é considerado padrãoouro. Os sinais são condicionados e digitalizados em uma placa de aquisição com conversor A/D de 8 bits e micro controlador 80c196. Os dados digitalizados são então enviados serialmente para um computador onde são gerados os gráficos. Obteve-se de cinco pacientes nove aquisições simultâneas da pressão invasiva através de catéter intra-aórtico e do protótipo desenvolvido resultando concordância segundo o método de Bland e Altman (1986) (r=0,989; d + 2s= 6,52; d - 2s =-6,07), comprovando a eficiência do método de aquisição. Obteve-se resultado satisfatório também quanto à operação sistema desenvolvido pois foram realizadas dez aquisições em cinco pacientes, registrando-se gráficos bastante similares aos apresentados na literatura disponível.

Relevância:

10.00% 10.00%

Publicador:

Resumo:

Descrevem-se os achados clínicos e patológicos da paratuberculose em uma criação intensiva de bovinos de leite no municí pio de Capela de Santana, RS. Os sinais clínicos foram observados em oito de um total de 345 bovinos, consistindo em diarréia crônica refratária aos tratamentos, emagrecimento progressivo e queda na produção de leite. As principais lesões macroscópicas, observadas nos oito animais necropsiados, incluíam intestino delgado com acentuado espessamento da parede e superfície mucosa de aspecto reticulado, semelhante às circunvoluções cerebrais, lesão essa perceptível, através da serosa. A luz intestinal estava preenchida com conteúdo fluido e de aspecto leitoso. Os vasos linfáticos do mesentério mostravam-se mais evidentes sendo que alguns tinham aspecto varicoso. Os linfonodos mesentéricos estavam aumentados de volume e, ao corte, fluía grande quantidade de líquido leitoso. Focos de mineralização foram observados na íntima das artérias, nas válvulas cardíacas e na serosa do rúmen. As principais lesões macroscópicas incluíam enterite, linfadenite e linfangite granulomatosa caracterizada por infiltrado inflamatório com macrófagos, células gigantes de Langhans que continham grande quantidade de bacilos álcool-ácido-resistentes. As lesões vasculares consistiam em degeneração e mineralização das túnicas í ntimas e média das artérias de grande calibre associada a proliferação de colágeno. Havia calcificação da serosa do rúmen atrofia hepatocelular difusa e hepatite granulomatosa multifocal. O M. avium subsp. paratuberculosis (Map) foi isolado em amostras de intestino e linfonodos de 8 vacas Holandesas (3,5%) com doença de Johne, dentre 229 amostras cultivadas provenientes de um rebanho leiteiro. Amostras inoculadas em HEYM com micobactina produziram colônias identificadas como Map, segundo as caracterí sticas fenotí picas próprias como: crescimento lento, coloração álcool-ácido-resistente (A.A.R.) e dependência a micobactina. O laboratório de Referência da OIE confirmou a amostra isolada. O M. avium subsp. paratuberculosis (Map) foi isolado em amostras de intestino e linfonodos de 8 vacas Holandesas (3,5%) com doença de Johne, dentre 229 amostras cultivadas provenientes de um rebanho leiteiro Amostras inoculadas em HEYM com micobactina produziram colônias identificadas como Map, segundo as caracterí sticas fenotí picas próprias como: crescimento lento, coloração álcool-ácido-resistente (A.A.R.) e dependência a micobactina. O laboratório de Referência da OIE confirmou a amostra isolada. Não houve isolamento do agente em 221 amostras intestinais quando processadas, após 2 anos de sua colheita. O teste de IDGA aplicado como “screening”, detectou 26 vacas (11,4%) positivas, dentre 228 animais testados e sacrificados em matadouro. O teste de ELISA adsorvido, utilizando o antí geno PPA-3 detectou 125 (39,8%) amostras positivas. O ELISA não adsorvido detectou mais 32 (10,1%) reagentes positivos, dentre os 314 bovinos testados. A prevalência da infecção causada pelo Map em 36 rebanhos leiteiros procedentes de 25 municí pios do Rio Grande do Sul foi estimada em 44,6% das 1316 amostras testadas. A infecção foi identificada em 35 (97,2%) dos 36 rebanhos testados e presentes em todos os municí pios incluí dos. A ocorrência da doença de Johne foi enfatizada, tanto a forma clí nica quanto a infecção subclí nica no Rio Grande do Sul, sugerindo a adoção de medidas de controle sejam aplicadas na proteção dos rebanhos leiteiros nacionais.

Relevância:

10.00% 10.00%

Publicador:

Resumo:

Electronic applications are currently developed under the reuse-based paradigm. This design methodology presents several advantages for the reduction of the design complexity, but brings new challenges for the test of the final circuit. The access to embedded cores, the integration of several test methods, and the optimization of the several cost factors are just a few of the several problems that need to be tackled during test planning. Within this context, this thesis proposes two test planning approaches that aim at reducing the test costs of a core-based system by means of hardware reuse and integration of the test planning into the design flow. The first approach considers systems whose cores are connected directly or through a functional bus. The test planning method consists of a comprehensive model that includes the definition of a multi-mode access mechanism inside the chip and a search algorithm for the exploration of the design space. The access mechanism model considers the reuse of functional connections as well as partial test buses, cores transparency, and other bypass modes. The test schedule is defined in conjunction with the access mechanism so that good trade-offs among the costs of pins, area, and test time can be sought. Furthermore, system power constraints are also considered. This expansion of concerns makes it possible an efficient, yet fine-grained search, in the huge design space of a reuse-based environment. Experimental results clearly show the variety of trade-offs that can be explored using the proposed model, and its effectiveness on optimizing the system test plan. Networks-on-chip are likely to become the main communication platform of systemson- chip. Thus, the second approach presented in this work proposes the reuse of the on-chip network for the test of the cores embedded into the systems that use this communication platform. A power-aware test scheduling algorithm aiming at exploiting the network characteristics to minimize the system test time is presented. The reuse strategy is evaluated considering a number of system configurations, such as different positions of the cores in the network, power consumption constraints and number of interfaces with the tester. Experimental results show that the parallelization capability of the network can be exploited to reduce the system test time, whereas area and pin overhead are strongly minimized. In this manuscript, the main problems of the test of core-based systems are firstly identified and the current solutions are discussed. The problems being tackled by this thesis are then listed and the test planning approaches are detailed. Both test planning techniques are validated for the recently released ITC’02 SoC Test Benchmarks, and further compared to other test planning methods of the literature. This comparison confirms the efficiency of the proposed methods.