1 resultado para FPGA, VHDL, Picoblaze, SERDES
em Martin Luther Universitat Halle Wittenberg, Germany
Filtro por publicador
- Acceda, el repositorio institucional de la Universidad de Las Palmas de Gran Canaria. España (2)
- AMS Campus - Alm@DL - Università di Bologna (1)
- AMS Tesi di Dottorato - Alm@DL - Università di Bologna (7)
- AMS Tesi di Laurea - Alm@DL - Università di Bologna (23)
- ArchiMeD - Elektronische Publikationen der Universität Mainz - Alemanha (2)
- Archivo Digital para la Docencia y la Investigación - Repositorio Institucional de la Universidad del País Vasco (15)
- Aston University Research Archive (3)
- Biblioteca de Teses e Dissertações da USP (2)
- Biblioteca Digital da Produção Intelectual da Universidade de São Paulo (3)
- Biblioteca Digital da Produção Intelectual da Universidade de São Paulo (BDPI/USP) (2)
- Biblioteca Digital de Teses e Dissertações Eletrônicas da UERJ (5)
- BORIS: Bern Open Repository and Information System - Berna - Suiça (1)
- Brunel University (1)
- Bucknell University Digital Commons - Pensilvania - USA (5)
- CaltechTHESIS (1)
- Cambridge University Engineering Department Publications Database (20)
- CentAUR: Central Archive University of Reading - UK (37)
- Chinese Academy of Sciences Institutional Repositories Grid Portal (130)
- Cochin University of Science & Technology (CUSAT), India (4)
- Cor-Ciencia - Acuerdo de Bibliotecas Universitarias de Córdoba (ABUC), Argentina (1)
- CORA - Cork Open Research Archive - University College Cork - Ireland (6)
- Digital Commons - Michigan Tech (2)
- Digital Commons at Florida International University (9)
- Doria (National Library of Finland DSpace Services) - National Library of Finland, Finland (2)
- FUNDAJ - Fundação Joaquim Nabuco (1)
- Helvia: Repositorio Institucional de la Universidad de Córdoba (1)
- Illinois Digital Environment for Access to Learning and Scholarship Repository (2)
- Indian Institute of Science - Bangalore - Índia (23)
- Instituto Politécnico de Bragança (1)
- Instituto Politécnico de Leiria (1)
- Instituto Politécnico do Porto, Portugal (10)
- Lume - Repositório Digital da Universidade Federal do Rio Grande do Sul (18)
- Martin Luther Universitat Halle Wittenberg, Germany (1)
- Massachusetts Institute of Technology (1)
- QUB Research Portal - Research Directory and Institutional Repository for Queen's University Belfast (144)
- Queensland University of Technology - ePrints Archive (35)
- RCAAP - Repositório Científico de Acesso Aberto de Portugal (1)
- RDBU - Repositório Digital da Biblioteca da Unisinos (1)
- Repositório Científico do Instituto Politécnico de Lisboa - Portugal (19)
- Repositório Digital da UNIVERSIDADE DA MADEIRA - Portugal (4)
- Repositório Institucional da Universidade de Aveiro - Portugal (6)
- Repositório Institucional da Universidade Tecnológica Federal do Paraná (RIUT) (2)
- Repositorio Institucional de la Universidad de Almería (1)
- Repositorio Institucional de la Universidad de El Salvador (1)
- Repositorio Institucional de la Universidad de Málaga (2)
- Repositório Institucional UNESP - Universidade Estadual Paulista "Julio de Mesquita Filho" (63)
- Universidad de Alicante (14)
- Universidad Politécnica de Madrid (74)
- Universidade Complutense de Madrid (14)
- Universidade Federal do Pará (2)
- Universidade Federal do Rio Grande do Norte (UFRN) (24)
- Universita di Parma (1)
- Universitat de Girona, Spain (1)
- Université de Montréal (1)
- Université de Montréal, Canada (7)
- Université Laval Mémoires et thèses électroniques (2)
- University of Queensland eSpace - Australia (13)
- University of Washington (1)
- WestminsterResearch - UK (6)
Relevância:
Resumo:
Multi-core processors is a design philosophy that has become mainstream in scientific and engineering applications. Increasing performance and gate capacity of recent FPGA devices has permitted complex logic systems to be implemented on a single programmable device. By using VHDL here we present an implementation of one multi-core processor by using the PLASMA IP core based on the (most) MIPS I ISA and give an overview of the processor architecture and share theexecution results.