2 resultados para Field assisted sintering technique

em Biblioteca de Teses e Dissertações da USP


Relevância:

100.00% 100.00%

Publicador:

Resumo:

A beta-alumina de sódio é uma cerâmica condutora de íons Na+ utilizada como eletrólito sólido em baterias de sódio para armazenamento de energias intermitentes como energia solar e eólica. Devido ao alto teor de sódio, esse material é instável a altas temperaturas, podendo sofrer variações de composição durante a etapa de sinterização convencional que utiliza altas temperaturas por longos períodos de tempo. A sinterização flash é uma técnica de sinterização ativada por corrente elétrica que proporciona a densificação de compactos cerâmicos em poucos segundos, a temperaturas notavelmente mais baixas que as convencionais. Uma vez obrigatória a passagem de corrente elétrica através da amostra, a sinterização flash de qualquer material condutor parece bastante razoável. Não obstante, até o presente momento a maioria dos trabalhos publicados sobre o assunto aborda apenas condutores de vacância de oxigênio ou semicondutores, materiais compatíveis com eletrodos de platina (Pt). Nesse trabalho a sinterização flash de um condutor catiônico foi estudada utilizando-se a beta-alumina como material modelo. A beta-alumina foi sintetizada pelo método dos precursores poliméricos, caracterizada e então submetida à sinterização flash. O material de eletrodo padrão (platina) provou ser um eletrodo bloqueador em contato com a beta-alumina. O sucesso da sinterização flash foi determinado pela troca do material de eletrodo por prata (Ag), o que possibilitou uma reação eletroquímica reversível nas interfaces eletrodo-cerâmica e possibilitou a obtenção de um material densificado com morfologia e composição química homogêneas. Devido à metaestabilidade da beta-alumina, a atmosfera dos experimentos precisou ser alterada para manter a integridade desse material rico em um metal alcalino (Na+). A sinterização flash de um condutor catiônico é apresentada pela primeira vez na literatura e ressalta a importância da reação de eletrodo, que é um fator limitante para o sucesso da sinterização flash e precisa ser estudada e adaptada para cada tipo de material.

Relevância:

30.00% 30.00%

Publicador:

Resumo:

ALICE is one of four major experiments of particle accelerator LHC installed in the European laboratory CERN. The management committee of the LHC accelerator has just approved a program update for this experiment. Among the upgrades planned for the coming years of the ALICE experiment is to improve the resolution and tracking efficiency maintaining the excellent particles identification ability, and to increase the read-out event rate to 100 KHz. In order to achieve this, it is necessary to update the Time Projection Chamber detector (TPC) and Muon tracking (MCH) detector modifying the read-out electronics, which is not suitable for this migration. To overcome this limitation the design, fabrication and experimental test of new ASIC named SAMPA has been proposed . This ASIC will support both positive and negative polarities, with 32 channels per chip and continuous data readout with smaller power consumption than the previous versions. This work aims to design, fabrication and experimental test of a readout front-end in 130nm CMOS technology with configurable polarity (positive/negative), peaking time and sensitivity. The new SAMPA ASIC can be used in both chambers (TPC and MCH). The proposed front-end is composed of a Charge Sensitive Amplifier (CSA) and a Semi-Gaussian shaper. In order to obtain an ASIC integrating 32 channels per chip, the design of the proposed front-end requires small area and low power consumption, but at the same time requires low noise. In this sense, a new Noise and PSRR (Power Supply Rejection Ratio) improvement technique for the CSA design without power and area impact is proposed in this work. The analysis and equations of the proposed circuit are presented which were verified by electrical simulations and experimental test of a produced chip with 5 channels of the designed front-end. The measured equivalent noise charge was <550e for 30mV/fC of sensitivity at a input capacitance of 18.5pF. The total core area of the front-end was 2300?m × 150?m, and the measured total power consumption was 9.1mW per channel.