Progettazione e ottimizzazione di un Turbo Encoder parallelo su dispositivo FPGA


Autoria(s): Remondini, Giulia
Contribuinte(s)

Rossi, Davide

Data(s)

05/12/2022

Resumo

In questi anni, c’è stato un grande sviluppo negli standard wireless nel mondo della televisione, della radio e delle comunicazioni mobili. Questo ha portato con sé problemi di compatibilità tra le reti wireless e ha limitato lo sviluppo di nuove funzionalità e servizi. La Software Defined Radio rappresenta una soluzione di flessibilità per affrontare questa serie di problematiche. In un sistema di comunicazione digitale, le informazioni viaggiano su un canale che è soggetto a rumore ed interferenza; perciò, per garantire robustezza e affidabilità alle applicazioni nella comunicazione digitale, i sistemi richiedono l’uso di codici di correzione degli errori, basati su schemi di codifica di canale. Esistono diverse tipologie di codici per la correzione degli errori, tra le quali il turbo codice, utilizzato nei sistemi LTE. Questo lavoro presenta la progettazione e la successiva ottimizzazione di un turbo encoder per sistemi LTE su una scheda FPGA, la quale, a differenza di altri dispositivi, meglio si presta a questo scopo, grazie alla caratteristica di riprogrammabilità. Dapprima viene presentato un turbo encoder sequenziale, il quale viene ottimizzato creandone una versione parallela. I risultati mostrano che l’architettura parallela presenta prestazioni, in termini di throughput, quattro volte migliori di quella sequenziale, a fronte di un lieve aumento dell’uso delle risorse della scheda. Confrontando questo turbo encoder ottimizzato con un progetto presente in letteratura, si nota che l’efficienza d’area risulta maggiore con un fattore circa pari a 3.

Formato

application/pdf

Identificador

http://amslaurea.unibo.it/27469/1/Tesi%20Remondini.pdf

Remondini, Giulia (2022) Progettazione e ottimizzazione di un Turbo Encoder parallelo su dispositivo FPGA. [Laurea magistrale], Università di Bologna, Corso di Studio in Ingegneria elettronica [LM-DM270] <http://amslaurea.unibo.it/view/cds/CDS0934/>, Documento ad accesso riservato.

Idioma(s)

it

Publicador

Alma Mater Studiorum - Università di Bologna

Relação

http://amslaurea.unibo.it/27469/

Direitos

Free to read

Palavras-Chave #turbo encoder,standard LTE,FPGA,interleaver #Ingegneria elettronica [LM-DM270]
Tipo

PeerReviewed

info:eu-repo/semantics/masterThesis