Prototipazione FPGA di sottosistemi integrati per power management basati su ISA RISC-V


Autoria(s): Del Vecchio, Antonio
Contribuinte(s)

Bartolini, Andrea

Ottaviano, Alessandro

Data(s)

30/09/2022

Resumo

Fino a 15 anni fa, era possibile aumentare il numero di transistor su un singolo chip e contemporaneamente la sua frequenza di clock mantenendo la densità di potenza costante. Tuttavia dal 2004 non è più possibile mantenere invariata la potenza dissipata per unità d’area a causa di limitazioni fisiche. Al fine di aumentare le performance dei processori e di impedire una diminuzione delle frequenze di clock, i processori moderni integrano on-die dei Power Controller Subsystems (PCS) come risorsa hardware dedicata che implementa complesse strategie di gestione di temperatura e potenza. In questo progetto di tesi viene progettata l'architettura dell'interfaccia di comunicazione di ControlPULP, un PCS basato su ISA RISC-V, per la connessione verso un processore HPC. Tale interfaccia di comunicaione integra il supporto hardware per lo scambio di messaggi secondo la specifica SCMI. L'interfaccia sviluppata viene successivamente validata attraverso simulazione ed emulazione su supporto hardware FPGA. Tale supporto hardware viene inoltre utilizzato per la caratterizzazione dell'utilizzo di risorse dell'architettura progettata. Oltre allo sviluppo dell'interfaccia hardware viene sviluppato e caratterizzato un firmware per la decodifica dei messaggi SCMI conforme ai requisiti di esecuzione su un sistema real-time.

Formato

application/pdf

Identificador

http://amslaurea.unibo.it/26640/1/Tesi_Magistrale_new_tpl%286%29.pdf

Del Vecchio, Antonio (2022) Prototipazione FPGA di sottosistemi integrati per power management basati su ISA RISC-V. [Laurea magistrale], Università di Bologna, Corso di Studio in Ingegneria elettronica e telecomunicazioni per l'energia [LM-DM270] - Cesena <http://amslaurea.unibo.it/view/cds/CDS8770/>

Idioma(s)

it

Publicador

Alma Mater Studiorum - Università di Bologna

Relação

http://amslaurea.unibo.it/26640/

Direitos

cc_by_nc_nd4

Palavras-Chave #HPC,Powe-Management,ControlPULP,RISC-V,Open-Source,SCMI,Mailbox,Real-Time,FreeRTOS #Ingegneria elettronica e telecomunicazioni per l'energia [LM-DM270] - Cesena
Tipo

PeerReviewed

info:eu-repo/semantics/masterThesis