Sistema di visione stereo su architettura ZYNQ
Contribuinte(s) |
Mattoccia, Stefano |
---|---|
Data(s) |
14/07/2016
|
Resumo |
Lo scopo della tesi è creare un’architettura in FPGA in grado di ricavare informazioni 3D da una coppia di sensori stereo. La pipeline è stata realizzata utilizzando il System-on-Chip Zynq, che permette una stretta interazione tra la parte hardware realizzata in FPGA e la CPU. Dopo uno studio preliminare degli strumenti hardware e software, è stata realizzata l’architettura base per la scrittura e la lettura di immagini nella memoria DDR dello Zynq. In seguito l’attenzione si è spostata sull’implementazione di algoritmi stereo (rettificazione e stereo matching) su FPGA e nella realizzazione di una pipeline in grado di ricavare accurate mappe di disparità in tempo reale acquisendo le immagini da una camera stereo. |
Formato |
application/pdf |
Identificador |
http://amslaurea.unibo.it/11310/1/tesi.pdf Albertazzi, Riccardo (2016) Sistema di visione stereo su architettura ZYNQ. [Laurea], Università di Bologna, Corso di Studio in Ingegneria informatica [L-DM270] <http://amslaurea.unibo.it/view/cds/CDS0926/> |
Relação |
http://amslaurea.unibo.it/11310/ |
Direitos |
info:eu-repo/semantics/openAccess |
Palavras-Chave | #computer vision,3D vision,stereo vision,embedded,FPGA,ZYNQ,ARM,rectification,SGM,Xilinx,AXI,Vivado,Vivado HLS,High Level Synthesis,FPGA optimization,Aptina,OV7670,stereo camera,disparity,disparity map,algorithm,OpenCV #scuola :: 843884 :: Ingegneria e Architettura #cds :: 0926 :: Ingegneria informatica [L-DM270] #sessione :: 4 |
Tipo |
PeerReviewed |