System level design space exploration for MPSoC : methods, algorithms and new infrastructure


Autoria(s): Jia Li, Zai Jian
Contribuinte(s)

Núñez Ordóñez, Antonio

Bautista Delgado, Tomás

Instituto de Sistemas Inteligentes y Aplicaciones Numéricas en Ingeniería (SIANI)

Data(s)

10/05/2011

10/05/2011

2010

Resumo

Eliminadas las páginas en blanco

Programa de doctorado: Sistemas inteligentes y aplicaciones numéricas en ingeniería.

[ES] A medida que la capacidad de integración en chip aumenta, los sistemas en chip (SoC) se vuelven cada vez más complejos, siendo bastante habitual en la actualidad encontrarnos con SoCs que integran una gran variedad de elementos de procesamiento, memorias, dispositivos I/O y elementos de comunicación. Para hacer frente a la complejidad de diseño de los modernos SoCs, los diseñadores de sistemas propusieron elevar el nivel de abstracción del proceso de diseño al nivel de sistema, donde la exploración del espacio de diseño (DSE) se ha convertido en una pieza clave en el poceso de diseño a nivel de sistema (SLD). Sin embargo, cabría preguntar en este contexto si las metodologías de diseño existentes permiten al diseñador explorar todo el beneficio potencial de la DSE a nivel de sistema, o si se deberían plantear nuevas metodologías y/o técnicas para sacar el máximo provecho del SLD. Esta tesis pretende precisamente responder a dicha cuestión.

Identificador

978-84-694-4976-9

http://hdl.handle.net/10553/5275

627348

Idioma(s)

eng

Direitos

info:eu-repo/semantics/openAccess

info:eu-repo/semantics/openAccess

by-nc-nd

Palavras-Chave #3307 Tecnología electrónica
Tipo

info:eu-repo/semantics/doctoralThesis