Geração automática de leiaute através de matriz de células- MARTELO
Contribuinte(s) |
Reis, Ricardo Augusto da Luz |
---|---|
Data(s) |
06/06/2007
2004
|
Resumo |
Esta dissertação enquadra-se em um processo de busca de soluções para a geração do leiaute de circuitos integrados que permitam aumentar a qualidade da previsibilidade do comportamento de um circuito após a sua implementação. Isso é importante face ao crescimento dos problemas referentes aos efeitos elétricos adversos que surgem em nanocircuitos, tais como eletromigração, efeito antena, contatos mal formados e outros, assim como o aumento da variabilidade do processo de fabricação em tecnologias submicrônicas. O foco deste trabalho de pesquisa é a busca de soluções regulares através do uso de matrizes de portas lógicas. A experimentação efetuada realiza a geração de uma matriz de portas NAND que viabiliza a implementação de equações lógicas mapeadas para redes de portas NAND e inversores, admitindo-se a parametrização do fanout máximo. Foi desenvolvida uma ferramenta de CAD, o MARTELO, que permite efetuar a geração automática de matrizes de portas lógicas, sendo que a versão inicial está voltada para a geração de matrizes com portas NAND em tecnologia CMOS. Os experimentos efetuados revelam que esta técnica é promissora, sendo apresentados alguns dos resultados obtidos. |
Formato |
application/pdf |
Identificador |
http://hdl.handle.net/10183/6018 000523680 |
Idioma(s) |
por |
Direitos |
Open Access |
Palavras-Chave | #Microeletronica #Cad : Microeletronica |
Tipo |
Dissertação |