Projecto de uma câmara em rede em FPGA
Contribuinte(s) |
Véstias, Mário P. |
---|---|
Data(s) |
03/03/2014
03/03/2014
01/12/2013
|
Resumo |
Trabalho Final de Mestrado para obtenção do grau de Mestre em Engenharia de Electrónica e Telecomunicações O recurso a FPGA para o desenvolvimento de um sistema embebido, como por exemplo o de uma Câmara de Rede, tem sido largamente adotado devido à possibilidade de síntese dos diversos componentes do sistema num único circuito impresso. Desta forma, conseguem-se sistemas com grande complexidade, desempenho e com hardware especializado, para implementar aceleramento, sem prejuízo da área ocupada. Este projeto consiste em integrar a câmara de vídeo TRDB_D5M [4] num sistema baseado no processador NIOS[1] sintetizado em FPGA. O sistema será constituído pelos componentes necessários à aquisição de imagem, conversão para RGB, compressão para JPEGe interface para com o utilizador. A interface para com o utilizador será feita via Ethernetatravés de Web Browseronde o utilizador poderá verificar as características do sistema, monitorizar as estatísticas referentes às tramas Ethernet, efetuar algumas configurações e visualizar imagem Abstract: The use of FPGA's for embedded systems development,such as a Web Cam, has been widely adopted due to the possibility of synthesis of the various system components on a single printed circuit. Thus can be systems with great complexity, performance and specialized hardware to implement acceleration, without prejudice to the occupied area. This project is to integrate the camcorder TRDB_D5M [4] into a NIOS [1] processorbased system [1] synthesized in a FPGA. The system will consist of the necessary components for image acquisition, conversion to RGB, JPEG compression, and interface with the user. The interface with the user is done via Ethernet through Web Browser where the user can check the system characteristics, monitor Ethernet frames statistics, make some settings and view image. |
Identificador |
PONTE, Pedro Guilherme Amaral da - Projecto de uma câmara em rede em FPGA. Lisboa: Instituto Superior de Engenharia de Lisboa, 2013. Dissertação de mestrado. http://hdl.handle.net/10400.21/3297 201227134 |
Idioma(s) |
por |
Direitos |
openAccess |
Palavras-Chave | #FPGA #NIOS #RGB #JPEG #TRDB_D5M #Câmara em rede #Sistema embebido #Network camera #Embedded system |
Tipo |
masterThesis |
Publicador |
Instituto Superior de Engenharia de Lisboa |