电荷测量与时序逻辑电路的研究


Autoria(s): 刘义才
Contribuinte(s)

苏弘

Data(s)

30/06/2008

Resumo

中国科学院近代物理研究所大科学工程HIRFL-CSR(Heavy Ion Research Facility at LanZhou-Cooling Storage Ring兰州重离子冷却储存环)已建成并处于调试和验收阶段,实验探测系统也正在建设当中。CSRm实验探测系统由外靶系统和内靶系统构成,主要用于核物理实验研究。CSRm TOF测量系统是现阶段CSRm实验探测系统的主要任务之一。 针对CSRm TOF测量系统电荷测量部分,论文阐述了一种采用前端ASIC-SFE16(Saclay Front End 16)芯片实现电荷测量的新型方法。它替代了采用分立元件和电子学插件构建系统的传统方法,着重解决了近代核物理实验中越来越突出的多路多道需求和高性能指标要求。根据我所多丝漂移室探测器的实际情况,我们设计了基于ASIC芯片的电荷测量前端电路板,结合中国科技大学的时间测量数字获取板,我们初步完成了对系统软硬件的测试,给出的实验室性能测试指标,为其在实验探测系统中的应用奠定了坚实的基础。 同时为了选出测量中的有用事例,需要进行事例判选,因此我们研制了多路延迟/脉宽调节时序逻辑电路,主要功能是针对提供的多路逻辑时序信号进行延迟和脉宽调节,支持NIM负信号输入和输出。 文中最后一部分论述了根据在调试过程中出现的实际问题所提出的解决方法,主要是针对电路的可靠性设计和噪声的处理

Identificador

http://ir.impcas.ac.cn/handle/113462/443

http://www.irgrid.ac.cn/handle/1471x/133273

Idioma(s)

ch

Fonte

刘义才.电荷测量与时序逻辑电路的研究.[硕士学位论文].中科院研究生院.2008

Palavras-Chave #核技术及应用 #电荷测量AISC
Tipo

学位论文