用于粒子探测器的CMOS FET采样保持电路的设计与仿真(英文);Design and Simulation of Track/Hold Circuit with CMOS FET for Particle Detector


Autoria(s): WEMBE TAFO Evariste; 苏弘; 千奕; 周朝阳; 王同喜
Data(s)

20/12/2010

Resumo

介绍了一个峰保持电路。该电路适用于silicon strip,Si(Li),CdZn Te and CsI等探测器,实现采样-保持功能。已成功进行了基于CMOSFET的采样-保持电路的设计和仿真,通过使用Proteus的PSPICE仿真器和BSIMV3.3模型参数完成了电路性能的仿真。同时,实现了采样时间可在60ns到4.44s范围内进行选择,该电路具有较好的线性。

Identificador

http://ir.impcas.ac.cn/handle/113462/7591

http://www.irgrid.ac.cn/handle/1471x/132872

Idioma(s)

中文

Fonte

WEMBE TAFO Evariste;苏弘;千奕;周朝阳;王同喜;.用于粒子探测器的CMOS FET采样保持电路的设计与仿真(英文);Design and Simulation of Track/Hold Circuit with CMOS FET for Particle Detector,原子核物理评论, 2010-12-20,27( 04):459-463

Palavras-Chave #采样保持 #CMOS场效应管 #峰值 #仿真
Tipo

期刊论文