基于CPLD多路QAC的逻辑电路设计


Autoria(s): 李勇; 苏弘; 李素琴; 彭宇; 千奕
Data(s)

20/11/2006

Resumo

主要介绍了多道电荷幅度转换器(QAC)的逻辑电路部分。包括积分控制电路和仲裁电路。用可程逻辑器件CPLD来构建这部分电路,和常规的逻辑器件相比其突出特点是:元件少、成本低、功耗低。并且在速度上完全可以替代ECL器件,适合于构建大型的逻辑电路。

Identificador

http://ir.impcas.ac.cn/handle/113462/2943

http://www.irgrid.ac.cn/handle/1471x/129101

Idioma(s)

中文

Fonte

李勇;苏弘;李素琴;彭宇;千奕;.基于CPLD多路QAC的逻辑电路设计, 核电子学与探测技术, 2006-11-20, 2006( 06):824-827

Palavras-Chave #多路 #QAC #CPLD #设计
Tipo

期刊论文