并行设备总线电源控制系统设计


Autoria(s): 郭玉辉; 王彦瑜; 乔卫民; 赵红卫
Data(s)

20/03/2007

Resumo

为实现CSRe试验环磁铁电源的控制同步,采用32位ARM内核芯片技术结合DSP控制板方式,稳定可靠地实现控制数据流的传输和同步事例的收发。同时通过CPLD逻辑时序编程来设计eVME背板总线系统。本系统用嵌入式网络和并行总线技术可靠稳定实现数据的快速获取与给定。

Identificador

http://ir.impcas.ac.cn/handle/113462/2821

http://www.irgrid.ac.cn/handle/1471x/128965

Idioma(s)

中文

Fonte

郭玉辉;王彦瑜;乔卫民;赵红卫;.并行设备总线电源控制系统设计, 核电子学与探测技术, 2007-03-20, 2007( 02):317-319+282

Palavras-Chave #S3C4510B #TMS320VC5402 #嵌入式操作系统 #HPI #uClinux
Tipo

期刊论文