中子墙探测器前端读出电子学电路设计的改进


Autoria(s): 吴鸣; 苏弘; 彭宇; 李小刚; 马晓利; 千奕; 刘义才
Data(s)

10/06/2008

Resumo

本文介绍了一种基于复杂可编程逻辑器件设计的大规模探测器前端电子学系统电路,提出了一种优化的电路设计,它的主要功能是对中国科学院近代物理研究所在建的中子墙探测器的输出信号进行处理,实现了多路的信号甄别,能量-幅度装换(QAC),时间-幅度转换(TAC),多道信号输出等功能。突出特点:采用新型DMOS开关,测量精度高、功耗低、速度快、元件少等。在大型探测器阵列前端电子学系统中有着广泛的应用前景。

Identificador

http://ir.impcas.ac.cn/handle/113462/2459

http://www.irgrid.ac.cn/handle/1471x/128577

Idioma(s)

中文

Fonte

吴鸣;苏弘;彭宇;李小刚;马晓利;千奕;刘义才;.中子墙探测器前端读出电子学电路设计的改进, 核技术, 2008-06-10, 2008( 06):476-480

Palavras-Chave #探测器 #CPLD #能量-幅度装换(QAC) #时间-幅度转换(TAC) #DMOS
Tipo

期刊论文