应用于同步加速器时序控制的片上可编程系统的设计
Data(s) |
10/10/2009
|
---|---|
Resumo |
同步加速器对控制信号的时间约束要求非常严格,时序控制是加速器控制系统中十分重要的环节。在兰州重离子加速器冷却储存环(HIRFL-CSR)控制系统中,时序控制主要采用FPGA+ARM+linux+DSP的体系结构。本文介绍基于FPGA和uClinux操作系统的片上可编程系统(SOPC)的设计,可将目前ARM+LINUX的工作完全集成在FPGA内实现,省去专用ARM芯片。其最高工作频率可达185 MHz,硬件资源消耗不到4%。片上可编程系统的硬件处理器系统和操作系统都可根据具体需求重新裁剪和配置。SOPC技术在加速器物理以及其他领域有着非常广泛的应用前景。 |
Identificador | |
Idioma(s) |
中文 |
Fonte |
林飞宇;乔卫民;王彦瑜;郭玉辉;.应用于同步加速器时序控制的片上可编程系统的设计, 核技术, 2009-10-10, 2009( 10):737-741 |
Palavras-Chave | #同步加速器 #时序控制 #FPGA #uClinux #SOPC |
Tipo |
期刊论文 |