部分耗尽SOI静态存储器位线电路的研究


Autoria(s): 姜凡; 刘忠立
Data(s)

2005

Resumo

对部分耗尽SOI CMOS静态存储器的位线电路进行了模拟和研究,详细分析了BJT效应对SRAM写操作过程的影响,给出了BJT效应在SRAM写操作过程的最坏条件和最好条件下存储单元门管的瞬态泄漏电流的模拟结果;在详细分析BJT效应影响的基础上,对"First Cycle"效应进行了全面的研究.结果表明,"First Cycle"效应对写操作影响较大;研究了位线电容负载对存储单元门管体电位的依赖.最后,给出了研究结果.

Identificador

http://ir.semi.ac.cn/handle/172111/17087

http://www.irgrid.ac.cn/handle/1471x/103181

Idioma(s)

中文

Fonte

姜凡;刘忠立.部分耗尽SOI静态存储器位线电路的研究,微电子学,2005,35(3):297-300

Palavras-Chave #微电子学
Tipo

期刊论文