FPGA中专用可重构乘法器的设计


Autoria(s): 余洪敏; 陈陵都; 刘忠立
Data(s)

2008

Resumo

提出了一种新的嵌入在FPGA中可重构的流水线乘法器设计.该设计采用了改进的波茨编码算法,可以实现18×18有符号乘法或17×17无符号乘法.还提出了一种新的电路优化方法来减少部分积的数目,并且提出了一种新的乘法器版图布局,以便适应tilebased FPGA芯片设计所加的约束.该乘法器可以配置成同步或异步模式,也町以配置成带流水线的模式以满足高频操作.该设计很容易扩展成不同的输入和输出位宽.同时提出了一种新的超前进位加法器电路来产生最后的结果.采用了传输门逻辑来实现整个乘法器.乘法器采用了中芯国际0.13μm CMOS工艺来实现,完成18×18的乘法操作需要4.1ns.全部使用2级的流水线时,时钟周期可以达到2.5ns.这比商用乘法器快29.1%,比其他乘法器快17.5%.与传统的基于查找表的乘法器相比,该乘法器的面积为传统乘法器面积的1/32.

提出了一种新的嵌入在FPGA中可重构的流水线乘法器设计.该设计采用了改进的波茨编码算法,可以实现18×18有符号乘法或17×17无符号乘法.还提出了一种新的电路优化方法来减少部分积的数目,并且提出了一种新的乘法器版图布局,以便适应tilebased FPGA芯片设计所加的约束.该乘法器可以配置成同步或异步模式,也町以配置成带流水线的模式以满足高频操作.该设计很容易扩展成不同的输入和输出位宽.同时提出了一种新的超前进位加法器电路来产生最后的结果.采用了传输门逻辑来实现整个乘法器.乘法器采用了中芯国际0.13μm CMOS工艺来实现,完成18×18的乘法操作需要4.1ns.全部使用2级的流水线时,时钟周期可以达到2.5ns.这比商用乘法器快29.1%,比其他乘法器快17.5%.与传统的基于查找表的乘法器相比,该乘法器的面积为传统乘法器面积的1/32.

于2010-11-23批量导入

zhangdi于2010-11-23 13:00:19导入数据到SEMI-IR的IR

Made available in DSpace on 2010-11-23T05:00:19Z (GMT). No. of bitstreams: 1 3755.pdf: 1627262 bytes, checksum: cd20850fdbf2bef55b35d4d7a01f4b55 (MD5) Previous issue date: 2008

中国科学院半导体研究所

Identificador

http://ir.semi.ac.cn/handle/172111/15861

http://www.irgrid.ac.cn/handle/1471x/101969

Idioma(s)

中文

Fonte

余洪敏;陈陵都;刘忠立.FPGA中专用可重构乘法器的设计,半导体学报,2008,29(11):2218-2225

Palavras-Chave #微电子学
Tipo

期刊论文