12路40Gb/s甚短距离并行光传输信号转换器研究
Data(s) |
2009
|
---|---|
Resumo |
基于OIF-VSR5-01.0规范,分析了12路并行40Gb/s甚短距离(VSR)光传输转换器模块的实现原理.采用top-down分析方法,使用硬件描述语言verilog,在可编程逻辑器件上完成了时钟数据恢复、基于字节对齐方案的帧同步、信道去斜移、比特间差奇偶校验(BIP)等功能模块的程序设计,实现了SFI-5与OIF-VSR5-01.0电信号格式的相互转换,并在Altera的Stratix II GX 系列的高速现场可编程门阵列(FPGA)上对功能模块进行了功能验证和联合仿真.结果表明所设计的各个功能模块满足系统应用要求,为下一步将系统设计转换为专用集成电路(ASIC)奠定了基础. 基于OIF-VSR5-01.0规范,分析了12路并行40Gb/s甚短距离(VSR)光传输转换器模块的实现原理.采用top-down分析方法,使用硬件描述语言verilog,在可编程逻辑器件上完成了时钟数据恢复、基于字节对齐方案的帧同步、信道去斜移、比特间差奇偶校验(BIP)等功能模块的程序设计,实现了SFI-5与OIF-VSR5-01.0电信号格式的相互转换,并在Altera的Stratix II GX 系列的高速现场可编程门阵列(FPGA)上对功能模块进行了功能验证和联合仿真.结果表明所设计的各个功能模块满足系统应用要求,为下一步将系统设计转换为专用集成电路(ASIC)奠定了基础. 于2010-11-23批量导入 zhangdi于2010-11-23 13:00:12导入数据到SEMI-IR的IR Made available in DSpace on 2010-11-23T05:00:12Z (GMT). No. of bitstreams: 1 3738.pdf: 1335644 bytes, checksum: de74a5d91fb1b8227bd4d2d6065508b9 (MD5) Previous issue date: 2009 国家高技术研究发展计划(863计划),国家自然科学基金,中国博士后科学基金 中国科学院半导体研究所 国家高技术研究发展计划(863计划),国家自然科学基金,中国博士后科学基金 |
Identificador | |
Idioma(s) |
中文 |
Fonte |
刘丰满;陈雄斌;刘博;杨宇;陈弘达.12路40Gb/s甚短距离并行光传输信号转换器研究,高技术通讯,2009,19(4):415-420 |
Palavras-Chave | #光电子学 |
Tipo |
期刊论文 |