Teste em funcionamento de uma matriz de chaveamento


Autoria(s): Bastos, Janor Araujo
Contribuinte(s)

Lubaszewski, Marcelo Soares

Data(s)

06/06/2007

2002

Resumo

Este trabalho se insere na área de teste de sistemas de hardware. O alvo principal é o estudo do comportamento de um circuito roteador de canais telefônicos, parte integrante de um sistema de comunicação mais complexo, na presença de falhas. Neste contexto, o teste em funcionamento do referido circuito roteador é considerado. Na primeira parte deste trabalho são abordados aspectos do teste de circuitos e sistemas, do ponto de vista de sua aplicabilidade, tais como classificação, defeitos e modelos de falhas, simulação, geração de testes e projeto visando o teste. Na segunda parte, relata-se os estudos realizados para implementar o teste em funcionamento do circuito roteador. Nesta etapa são abordados a arquitetura, o modelo de falhas e a metodologia utilizada, os ensaios de detecção de falhas e as técnicas de tolerância a falhas adotadas. O projeto do circuito de chaveamento é apresentado em uma versão utilizando componentes discretos e outra utilizando dispositivos programáveis. Na conclusão deste trabalho são apresentados os resultados obtidos e as perspectivas para trabalhos futuros.

Formato

application/pdf

Identificador

http://hdl.handle.net/10183/6054

000435738

Idioma(s)

por

Direitos

Open Access

Palavras-Chave #Circuitos #Microeletronica #Tolerância a falhas
Tipo

Dissertação